インテル® Agilex™ハード・プロセッサー・システムのテクニカル・リファレンス・マニュアル

ID 683567
日付 1/25/2020
Public

このドキュメントの新しいバージョンが利用できます。お客様は次のことを行ってください。 こちらをクリック 最新バージョンに移行する。

ドキュメント目次

3.5.3. メモリー管理ユニット

Cortex-A53 MPCore* の各CPUには、仮想アドレスを物理アドレスに変換するメモリー管理ユニット (MMU) が含まれます。アドレスのマッピングとメモリー属性はページテーブルに保持されており、特定の位置にアクセスが行われた際にトランスレーション・ルックアサイド・バッファーにロードされます。

MMUは、40ビットの物理アドレスサイズ、および変換の2つのステージをサポートします。アドレス変換の各ステージは、個別に有効または無効にすることができます。

Cortex-A53 MPCore* は、CPUのMMUでページが無効になると、システムメモリー管理ユニット (SMMU) と通信します。

SMMUの詳細に関しては、システムメモリー管理ユニットの章を参照してください。