インテル® Agilex™ハード・プロセッサー・システムのテクニカル・リファレンス・マニュアル

ID 683567
日付 1/25/2020
Public

このドキュメントの新しいバージョンが利用できます。お客様は次のことを行ってください。 こちらをクリック 最新バージョンに移行する。

ドキュメント目次

17.4.3.1. MDIOインターフェイス

MDIOインターフェイス信号は、サポートされているすべてのモードにおいてl4_mp_clkに同期しています。

注: MDIOインターフェイス信号は、FPGAとHPS I/Oの両方にルーティングすることができます。
表 153.  PHY MDIO管理インターフェイス

信号

HPS I/Oピン名

入力/出力

説明

emac_gmii_mdi_i EMACn_MDIO

入力

1

管理データ入力です。PHYは、読み出し動作時のレジスターデータの転送にこの信号を生成します。この信号は、gmii_mdc_oクロックと同期して駆動されます。

emac_gmii_mdo_o

出力

1

管理データ出力です。EMACはこの信号を使用し、コントロールおよびデータ情報をPHYに転送します。

emac_gmii_mdo_o_e

出力

1

管理データ出力イネーブルです。この信号は、有効なデータがgmii_mdo_o信号で駆動される際にかならずアサートされます。また、gmii_mdo_o FPGA I/Oトライステート出力バッファーのトライステート制御として使用することができます。この信号のアクティブ状態はHighです。

emac_gmii_mdc_o EMACn_MDC

出力

1

管理データクロックです。EMACは、この非周期クロックを介してMIIのgmii_mdi_i信号およびgmii_mdo_o信号のタイミング基準を提供します。このクロックの最大周波数は2.5 MHzです。このクロックは、クロック分周器を介してアプリケーション・クロックから生成されます。