インテル® Agilex™ハード・プロセッサー・システムのテクニカル・リファレンス・マニュアル

ID 683567
日付 1/25/2020
Public

このドキュメントの新しいバージョンが利用できます。お客様は次のことを行ってください。 こちらをクリック 最新バージョンに移行する。

ドキュメント目次

6.1.2.1.2. マスターのセキュリティー

システム・インターコネクト上のマスターはすべて、各トランザクションでSecureビット属性を駆動することが想定されています。Secureビットのほかに、各マスターには一意のIDが割り当てられており、これによりトランザクションのソースが識別されます。非セキュアマスターによるセキュアスレーブへのアクセスは、バスエラーになります。

表 51.  マスターのセキュリティー・ビット
マスター セキュアビット セキュア状態 非セキュア状態 ソース
AXI-AP A*PROT[1] 0 1 AXI-APによって駆動されます
CCU_IOS A*PROT[1] 0 1 CCUによって駆動されます (MPUおよびFPGA2SOCから転送される)
DMAC A*PROT[1] 0 1 DMACによって駆動されます
EMACx A*PROT[1] 0 1 システム・マネージャーによって駆動されます
EMAC_TBU A*PROT[1] 0 1 TBUによって駆動されます (EMACまたはページテーブル属性から転送されます)
ETR A*PROT[1] 0 1 ETRによって駆動されます
ETR_TBU A*PROT[1] 0 1 TBUによって駆動されます (ETRまたはページテーブル属性から転送されます)
NAND A*PROT[1] 0 1 システム・マネージャーによって駆動されます
SD/MMC HA*USER[1] 0 1 システム・マネージャーによって駆動されます
USB HA*USER[1] 0 1 システム・マネージャーによって駆動されます
IO_TBU A*PROT[1] 0 1 TBUによって駆動されます (ページテーブル属性から転送されます)
SDM_TBU A*PROT[1] 0 1

TBUによって駆動されます (ページテーブル属性から転送されます)