このドキュメントの新しいバージョンが利用できます。お客様は次のことを行ってください。 こちらをクリック 最新バージョンに移行する。
1. インテル® Agilex™ハード・プロセッサー・システムのテクニカル・リファレンス・マニュアル改訂履歴
2. ハード・プロセッサー・システムの概要
3. Cortex-A53 MPCoreプロセッサー
4. キャッシュ・コヒーレンシー・ユニット
5. システムメモリー管理ユニット
6. システム・インターコネクト
7. HPSのブリッジ
8. DMAコントローラー
9. オンチップRAM
10. ECC (エラー検出訂正) コントローラー
11. クロック・マネージャー
12. リセット・マネージャー
13. システム・マネージャー
14. ハード・プロセッサー・システムのI/Oピンの多重化
15. NANDフラッシュ・コントローラー
16. SD/MMCコントローラー
17. イーサネット・メディア・アクセス・コントローラー
18. USB 2.0 OTGコントローラー
19. SPIコントローラー
20. I2Cコントローラー
21. UARTコントローラー
22. 汎用I/Oインターフェイス
23. タイマー
24. ウォッチドッグ・タイマー
25. CoreSightのデバッグとトレース
A. ブートとコンフィグレーション
B. HPSを介したセキュア・デバイス・マネージャーQuad SPIフラッシュ・コントローラーへのアクセス
3.5.1. 例外レベル
3.5.2. 仮想化
3.5.3. メモリー管理ユニット
3.5.4. レベル1キャッシュ
3.5.5. レベル2メモリーシステム
3.5.6. スヌープ制御ユニット
3.5.7. 暗号化による拡張
3.5.8. NEONマルチメディア・プロセッシング・エンジン
3.5.9. 浮動小数点演算装置
3.5.10. ACEバス・インターフェイス
3.5.11. アボートの処理
3.5.12. キャッシュ保護
3.5.13. 汎用割り込みコントローラー
3.5.14. 汎用タイマー
3.5.15. デバッグモジュール
3.5.16. キャッシュ・コヒーレンシー・ユニット
3.5.17. クロックソース
25.4.1. デバッグ・アクセス・ポート
25.4.2. CoreSight SoC-400タイムスタンプ・ジェネレーター
25.4.3. システム・トレース・マクロセル (STM)
25.4.4. トレースファネル
25.4.5. CoreSightのトレース・メモリー・コントローラー
25.4.6. AMBAトレース・バス・レプリケーター
25.4.7. トレース・ポート・インターフェイス・ユニット
25.4.8. NoCトレースポート
25.4.9. エンベデッド・クロス・トリガー・システム
25.4.10. エンベデッド・トレース・マクロセル
25.4.11. HPSのデバッグAPBインターフェイス
25.4.12. FPGAインターフェイス
25.4.13. デバッグクロック
25.4.14. デバッグのリセット
17.1.1. MAC
- IEEE 802.3‑2008に準拠
- 10、100、1000 Mbpsのデータレート
- 全二重および半二重モード
- フロー制御入力ディアサート時における0量子ポーズフレームのIEEE 802.3xフロー制御自動送信
- 受信したポーズ制御フレームをオプションでユーザーに転送
- 1000 Mbps半二重でのパケットバーストとフレーム拡張
- 全二重でのIEEE 802.3xフロー制御
- 半二重に対するバックプレッシャー・サポート
- ECCサポートを備える16 KBのTXおよびRX FIFO RAM
- IEEE 1588‑2002およびIEEE 1588‑2008の高精度ネットワーク・クロック同期
- 省電力型イーサネット (EEE) のIEEE 802.3‑az、バージョンD2.0
- 受信フレームのIEEE 802.1Q仮想ローカル・エリア・ネットワーク (VLAN) タグ検出
- フル・ジャンボ・フレームに対してカットスルーまたはストア・アンド・フォワードをサポート
- プリアンブルとフレームの開始データ (SFD) の送信パスにおける挿入と受信パスにおける削除
- フレームごとに制御可能な自動巡回冗長検査 (CRC) とパッドの生成
- 受信フレームでのパッド/CRC自動除去オプション
- 標準イーサネット・フレームおよびジャンボ・イーサネット・フレームをサポートするプログラミング可能なフレーム長 (サイズは最大9000バイト)
- プログラミング可能なフレーム間ギャップ (IFG)、8ビット刻みで40ビットから96ビット時間
- 最大1バイトのプリアンブル長をサポート
- デバッグに向けてGMII/MIIの内部ループバック非同期FIFOをサポート
- 柔軟な各種アドレス・フィルタリング・モードをサポート
- 各バイトのマスクを備える48ビットの完全宛先アドレス (DA) 追加フィルター (最大31個)
- 各バイトのマスクを備える48ビットの送信元アドレス (SA) 比較チェック (最大31個)
- マルチキャストDAおよびユニキャストDAに向けた256ビットのハッシュフィルター (オプション)
- マルチキャストでアドレス指定されているフレームをすべて渡すオプション
- ネットワークの監視に向けたフィルタリングなしですべてのフレームを渡す無差別モードのサポート
- ステータスレポートとともにすべての着信パケットを (フィルターに従い) 渡します
- MACカウンターの堅牢なセットをサポート