このドキュメントの新しいバージョンが利用できます。お客様は次のことを行ってください。 こちらをクリック 最新バージョンに移行する。
1. インテル® Agilex™ハード・プロセッサー・システムのテクニカル・リファレンス・マニュアル改訂履歴
2. ハード・プロセッサー・システムの概要
3. Cortex-A53 MPCoreプロセッサー
4. キャッシュ・コヒーレンシー・ユニット
5. システムメモリー管理ユニット
6. システム・インターコネクト
7. HPSのブリッジ
8. DMAコントローラー
9. オンチップRAM
10. ECC (エラー検出訂正) コントローラー
11. クロック・マネージャー
12. リセット・マネージャー
13. システム・マネージャー
14. ハード・プロセッサー・システムのI/Oピンの多重化
15. NANDフラッシュ・コントローラー
16. SD/MMCコントローラー
17. イーサネット・メディア・アクセス・コントローラー
18. USB 2.0 OTGコントローラー
19. SPIコントローラー
20. I2Cコントローラー
21. UARTコントローラー
22. 汎用I/Oインターフェイス
23. タイマー
24. ウォッチドッグ・タイマー
25. CoreSightのデバッグとトレース
A. ブートとコンフィグレーション
B. HPSを介したセキュア・デバイス・マネージャーQuad SPIフラッシュ・コントローラーへのアクセス
3.5.1. 例外レベル
3.5.2. 仮想化
3.5.3. メモリー管理ユニット
3.5.4. レベル1キャッシュ
3.5.5. レベル2メモリーシステム
3.5.6. スヌープ制御ユニット
3.5.7. 暗号化による拡張
3.5.8. NEONマルチメディア・プロセッシング・エンジン
3.5.9. 浮動小数点演算装置
3.5.10. ACEバス・インターフェイス
3.5.11. アボートの処理
3.5.12. キャッシュ保護
3.5.13. 汎用割り込みコントローラー
3.5.14. 汎用タイマー
3.5.15. デバッグモジュール
3.5.16. キャッシュ・コヒーレンシー・ユニット
3.5.17. クロックソース
25.4.1. デバッグ・アクセス・ポート
25.4.2. CoreSight SoC-400タイムスタンプ・ジェネレーター
25.4.3. システム・トレース・マクロセル (STM)
25.4.4. トレースファネル
25.4.5. CoreSightのトレース・メモリー・コントローラー
25.4.6. AMBAトレース・バス・レプリケーター
25.4.7. トレース・ポート・インターフェイス・ユニット
25.4.8. NoCトレースポート
25.4.9. エンベデッド・クロス・トリガー・システム
25.4.10. エンベデッド・トレース・マクロセル
25.4.11. HPSのデバッグAPBインターフェイス
25.4.12. FPGAインターフェイス
25.4.13. デバッグクロック
25.4.14. デバッグのリセット
15.5.1.6. 割り込みとDMAの有効化
NANDフラッシュ・コントローラーでデータの操作を開始する前に、ソフトウェアで割り込みステータスレジスターの適切なビットを設定する必要があります。ソフトウェアがフラッシュ・コントローラーでDMAロジックを使用する場合は、レジスタースペースの適切なDMAイネーブルビットおよび割り込みビットを設定する必要があります。
- configグループのglobal_int_enableレジスターのflagビットを1に設定し、グローバル割り込みを有効にします。
- フラッシュ・コントローラーが割り込みモードの場合は、操作を開始する前に、statusグループのintr_en0レジスターの関連するビットを1に設定します。インテルでは、ソフトウェアでこのレジスターをリードバックし、割り込みステータスを確実にクリアすることを推奨しています。この推奨事項は、割り込みサービスルーチンにも適用されます。
- アプリケーションでDMAモードが必要な場合は、DMAを有効にします。DMAは、dmaグループのdma_enableレジスターのflagビットを設定することで有効にします。インテルでは、DMAコマンドをフラッシュ・コントローラーに送信する前に、ソフトウェアでこのレジスターをリードバックし、モードの変更が受け入れられていることを確認するよう推奨しています。
- DMAが有効になっている場合は、dmaグループのdma_intr_enレジスターの適切なビットを設定します。