インテル® Agilex™ハード・プロセッサー・システムのテクニカル・リファレンス・マニュアル

ID 683567
日付 1/25/2020
Public

このドキュメントの新しいバージョンが利用できます。お客様は次のことを行ってください。 こちらをクリック 最新バージョンに移行する。

ドキュメント目次

19.3.1. HPS I/Oとのインターフェイス

HPS I/Oには、2セットのSPIマスターピンと2セットのSPIスレーブピンを使用することができます。ピンの名称を以下に示します。

表 183.  SPIマスター・インターフェイス・ピン
信号名 信号幅 方向 説明
CLK 1 出力

SPIマスターからのシリアルクロック出力

MOSI 1 出力

SPIマスターの送信データライン

MISO 1 入力

SPIマスターの受信データライン

SS0_N 1 出力

Slave Select 0: SPIマスターからのスレーブ選択信号

SS1_N 1 出力

Slave Select 1:SPIマスターからのスレーブ選択信号

表 184.  SPIスレーブ・インターフェイス・ピン
信号名 信号幅 方向 説明
CLK 1 入力

SPIスレーブへのシリアルクロック入力

MOSI 1 入力

SPIスレーブの受信データライン

MISO 1 出力

SPIスレーブの送信データライン

SS0_N 1 入力

SPIスレーブへのスレーブ選択入力