インテル® Agilex™ハード・プロセッサー・システムのテクニカル・リファレンス・マニュアル

ID 683567
日付 1/25/2020
Public

このドキュメントの新しいバージョンが利用できます。お客様は次のことを行ってください。 こちらをクリック 最新バージョンに移行する。

ドキュメント目次

14.3.2. FPGAアクセス

ほとんどのHPSペリフェラル・インターフェイスは、専用のI/Oピンの代わりに、FPGAファブリックに接続することができます。

HPSペリフェラルは、FPGAアクセスピンのMUXを介してFPGAファブリックに接続します。FPGAファブリックに接続されると、ペリフェラル・インターフェイスは、HPSコンポーネントのポートとして公開されます。

HPSペリフェラルをFPGAファブリックに接続することは、HPSで利用可能なI/Oピンを最適に使用するための戦略になります。例えば、HPS I/Oブロックが提供するI/Oよりも多くのI/Oがデザインで必要な場合に、FPGAを介してHPSペリフェラルをルーティングすることができます。

USB 2.0 OTGおよびGPIOコントローラーを除くすべてのHPSペリフェラルは、FPGAファブリックにインターフェイスすることができます。