インテル® Agilex™ハード・プロセッサー・システムのテクニカル・リファレンス・マニュアル

ID 683567
日付 1/25/2020
Public

このドキュメントの新しいバージョンが利用できます。お客様は次のことを行ってください。 こちらをクリック 最新バージョンに移行する。

ドキュメント目次

14.1. インテルAgilex HPSのI/Oブロックの機能

I/Oブロックには、次の機能と特徴があります。

  • 専用のHPS I/Oピン
    • HPSクロック、外部フラッシュメモリー、およびペリフェラルに48のピンを使用することができます。
    注: HPSは、SDRAMメモリー・コントローラーともインターフェイスします。このインターフェイスは、この章で説明する専用ピンとは別のものです。
  • I/Oの多重化
    • 各HPSペリフェラルで使用されるピンを選択します。
    • HPSペリフェラル・インターフェイスをFPGAロジックに公開することができます。
      注: FPGAにルーティングされる場合、一部のHPSペリフェラルには、接続されるソフトロジックでパイプラインの追加サポートが必要になります。詳細は、関連するHPSペリフェラルの章を参照してください。

    I/Oの多重化は、プラットフォーム・デザイナーでHPSコンポーネントをインスタンス化する際にコンフィグレーションします。