インテル® Agilex™ハード・プロセッサー・システムのテクニカル・リファレンス・マニュアル

ID 683567
日付 1/25/2020
Public

このドキュメントの新しいバージョンが利用できます。お客様は次のことを行ってください。 こちらをクリック 最新バージョンに移行する。

ドキュメント目次

3.6.1. Cortex-A53 MPCore* のクロックの有効化

Cortex-A53 MPCore* のリセットが終了すると、クロック・マネージャーのmainpllgrpmpuclkenビットがデフォルトで1に設定され、プロセッサーのクロックグループが有効になります。プロセッサーのクロックグループを無効にするには、特権モードでenrレジスターのmpuclkenビットに1を書き込みます。これはいつでも行うことができます。

プロセッサーのリセットが終了すると、セキュアな内部オシレーターが有効になります。異なるソースを使用するには、クロック・マネージャーのレジスターのmainpllgrp内にあるbypassrレジスターで、mpuビットを設定します。次に、クロック・マネージャーのレジスターのmainpllgrp内のmpuclkレジスターをプログラミングし、ソースと周波数を選択します。