インテル® Agilex™ハード・プロセッサー・システムのテクニカル・リファレンス・マニュアル

ID 683567
日付 1/25/2020
Public

このドキュメントの新しいバージョンが利用できます。お客様は次のことを行ってください。 こちらをクリック 最新バージョンに移行する。

ドキュメント目次

25.4.5.2. エンベデッド・トレース・ルーター

ETRは、HPSオンチップRAM、HPS SDRAM、およびHPS-to-FPGAブリッジに接続されているFPGAファブリック内の任意のメモリーにトレースデータをルーティングすることができます。ETRは、CoreSightのトレース・バス・レプリケーターからトレースデータを受信します。デフォルトで、トレースデータを受信するバッファーはSDRAMのオフセット0x00100000にあり、32 KBです。このデフォルトのコンフィグレーションは、ETRのレジスターをプログラミングすることで上書きすることができます。

詳細に関しては、 Arm* InfocenterのWebサイトで提供されているCoreSight System Trace Memory Controller Technical Reference Manualを参照してください。