オープン・プログラマブル・アクセラレーション・エンジンに向けたネットワーキング・インターフェイス: インテル®プログラマブル・アクセラレーション・カード (インテル® Arria® 10 GX FPGA 搭載版)

ID 683532
日付 8/05/2019
Public
ドキュメント目次

2.2.2.2. 40GBASE-SR4モードにおける統一データ・インターフェイス

40GbE PCS PHYデータ・インターフェイスの各レーンは、統一データ・インターフェイスの送信および受信データポートの128ビット・セグメントにわたりストライプ化されます。40ビットの各PCS PHYデータレーンは、128ビットセグメントの下位40ビットにマッピングされます。送信データパスセグメントの上位88ビットは、静的にLowに駆動する必要があります。受信データパスセグメントの上位88ビットは未接続のままにしてください。

統一データ・インターフェイスの送信および受信制御ポートは、40GBASE-SR4モードにおいて使用されません。a2f_tx_controlポートを静的にLowに駆動し、f2a_rx_controlを未接続のままにします。

フロー制御は、40GBASE-SR4モードにおいて40GbE PCSとHSSI PHY PMA層の間で使用されます。フロー制御信号に関する詳細は、HSSI統一データ・インターフェイスの章を参照ください。