インテルのみ表示可能 — GUID: zid1528674856793
Ixiasoft
3.1.4.1. レシーバーのCTLE ACゲインsysfsのエンコーディング
3.1.4.2. レシーバーのVGA sysfsのエンコーディング
3.1.4.3. レシーバーのCTLE DCゲインsysfsのエンコーディング
3.1.4.4. トランスミッター・プリエンファシスの最初のポストタップのエンコーディング
3.1.4.5. トランスミッター・プリエンファシスの2番目のポストタップのエンコーディング
3.1.4.6. トランスミッター・プリエンファシスの最初のプリタップのエンコーディング
3.1.4.7. トランスミッター・プリエンファシスの2番目のプリタップのエンコーディング
3.1.4.8. トランスミッターVODのエンコーディング
インテルのみ表示可能 — GUID: zid1528674856793
Ixiasoft
2.2.2.2. 40GBASE-SR4モードにおける統一データ・インターフェイス
40GbE PCS PHYデータ・インターフェイスの各レーンは、統一データ・インターフェイスの送信および受信データポートの128ビット・セグメントにわたりストライプ化されます。40ビットの各PCS PHYデータレーンは、128ビットセグメントの下位40ビットにマッピングされます。送信データパスセグメントの上位88ビットは、静的にLowに駆動する必要があります。受信データパスセグメントの上位88ビットは未接続のままにしてください。
統一データ・インターフェイスの送信および受信制御ポートは、40GBASE-SR4モードにおいて使用されません。a2f_tx_controlポートを静的にLowに駆動し、f2a_rx_controlを未接続のままにします。
フロー制御は、40GBASE-SR4モードにおいて40GbE PCSとHSSI PHY PMA層の間で使用されます。フロー制御信号に関する詳細は、HSSI統一データ・インターフェイスの章を参照ください。
関連情報