オープン・プログラマブル・アクセラレーション・エンジンに向けたネットワーキング・インターフェイス: インテル®プログラマブル・アクセラレーション・カード (インテル® Arria® 10 GX FPGA 搭載版)
ID
683532
日付
8/05/2019
Public
3.1.4.1. レシーバーのCTLE ACゲインsysfsのエンコーディング
3.1.4.2. レシーバーのVGA sysfsのエンコーディング
3.1.4.3. レシーバーのCTLE DCゲインsysfsのエンコーディング
3.1.4.4. トランスミッター・プリエンファシスの最初のポストタップのエンコーディング
3.1.4.5. トランスミッター・プリエンファシスの2番目のポストタップのエンコーディング
3.1.4.6. トランスミッター・プリエンファシスの最初のプリタップのエンコーディング
3.1.4.7. トランスミッター・プリエンファシスの2番目のプリタップのエンコーディング
3.1.4.8. トランスミッターVODのエンコーディング
2.2.2.5. 40GBASE-SR4モードにおけるリセット・コントロールとステータス
インテル Arria 10 トランシーバーPHY ユーザーガイドのトランシーバー・チャネルのリセットの章で、Quartus Primeプロ・エディションに含まれるインテル・トランシーバーPHYリセット・コントローラーIPもしくはご自身のカスタム・リセット・コントローラーを使用し、HSSI PHYのシリアル・トランシーバー・ブロックに対してリセットを適切に順序付けるための詳細を確認ください。上記の図は単一のコントローラーをすべてのトランシーバー・レーンに使用しています。インテル・トランシーバーPHYリセット・コントローラーIPは、単一もしくは複数レーンの使用に向けてコンフィグレーション可能です。
関連情報