インテルのみ表示可能 — GUID: fky1528674857305
Ixiasoft
3.1.4.1. レシーバーのCTLE ACゲインsysfsのエンコーディング
3.1.4.2. レシーバーのVGA sysfsのエンコーディング
3.1.4.3. レシーバーのCTLE DCゲインsysfsのエンコーディング
3.1.4.4. トランスミッター・プリエンファシスの最初のポストタップのエンコーディング
3.1.4.5. トランスミッター・プリエンファシスの2番目のポストタップのエンコーディング
3.1.4.6. トランスミッター・プリエンファシスの最初のプリタップのエンコーディング
3.1.4.7. トランスミッター・プリエンファシスの2番目のプリタップのエンコーディング
3.1.4.8. トランスミッターVODのエンコーディング
インテルのみ表示可能 — GUID: fky1528674857305
Ixiasoft
2.2.2.3. 40GBASE-SR4モードにおけるPHYコントロールとステータス
a2f_rx_set_locktorefおよびa2f_rx_set_locktodataを積極的に駆動し、f2a_rx_is_lockedtorefをモニターすることで、HSSI統一データ・インターフェイスの章の内容に基づきHSSI PHY受信PMA CDRロック・シーケンスを制御します。f2a_rx_enh_blk_lockポートおよびf2a_rx_enh_highberポートは、40GBASE-SR4モードにおいて使用されません。切断したままにします。
関連情報