オープン・プログラマブル・アクセラレーション・エンジンに向けたネットワーキング・インターフェイス: インテル®プログラマブル・アクセラレーション・カード (インテル® Arria® 10 GX FPGA 搭載版)

ID 683532
日付 8/05/2019
Public
ドキュメント目次

2.1.5. HSSIのリセット・コントロールとステータス

リセット・コントロールとステータスポートは、エンハンストPCSを備えるネイティブPHY IPが定義する信号動作に準拠しています。次の表は、hssiポート名とネイティブPHY IPポート名を相互参照しています。

表 6.  HSSIのリセット・コントロールとステータスポートの特性これらの信号についての詳細は、次の表で参照されている インテル Arria 10 トランシーバーPHY ユーザーガイド の各内容を確認ください。
hssiポート名

方向

クロックドメイン

ネイティブPHY IPポート名

インテル Arria 10 トランシーバーPHY ユーザーガイドの関連する内容

a2f_tx_analogreset

4

入力

Async

tx_analogreset

a2f_tx_digitalreset

4

入力

Async

tx_digitalreset

a2f_rx_analogreset

4

入力

Async

rx_analogreset

a2f_rx_digitalreset

4

入力

Async

rx_digitalreset

f2a_tx_cal_busy

1

出力

Async

tx_cal_busy

f2a_tx_pll_locked

1

出力

Async

pll_locked

トランシーバー・チャネルのリセット

f2a_rx_cal_busy

1

出力

Async

rx_cal_busy

f2a_rx_is_lockedtodata

4

出力

Async

rx_is_lockedtodata