オープン・プログラマブル・アクセラレーション・エンジンに向けたネットワーキング・インターフェイス: インテル®プログラマブル・アクセラレーション・カード (インテル® Arria® 10 GX FPGA 搭載版)

ID 683532
日付 8/05/2019
Public
ドキュメント目次

2.1.3. HSSI PHYコントロールおよびステータス

hssiインターフェイス上のこのポートセットは、HSSI PHY受信フィジカル・メディア・アタッチメント (PMA) クロック・データ・リカバリー (CDR) ロック・シーケンス制御、PCSステータス、およびトランシーバー・ループバック制御を提供します。信号動作は、エンハンストPCSを備えるArria 10 FPGAトランシーバー・ネイティブPHY IPに準拠しています。次の表は、ネイティブPHYポート名とhssiポート名を相互参照しています。

表 4.  HSSI PHYコントロールおよびステータスポートこれらの信号についての詳細は、次の表で参照されている インテル Arria 10 トランシーバーPHY ユーザーガイド の各内容を確認ください。
hssiポート名

方向

クロックドメイン

ネイティブPHY IPポート名

インテル Arria 10 トランシーバーPHY ユーザーガイドの関連する内容

a2f_rx_seriallpbken

4

入力

Async

rx_seriallpbken

PMAポート内、「TX PMAポート」の表

a2f_rx_set_locktoref

4

入力

Async

rx_set_locktoref

f2a_rx_is_lockedtoref

4

出力

Async

rx_is_lockedtoref

a2f_rx_set_locktodata

4

入力

Async

rx_set_locktodata

f2a_rx_enh_blk_lock

4

出力

f2a_rx_clk_ln0

rx_enh_blk_lock

エンハンストPCSポート内、「 ブロック・シンクロナイザー」の表

f2a_rx_enh_highber

4

出力

f2a_rx_clk_ln0

rx_enh_highber

エンハンストPCSポート内、「10GBASE-R BER チェッカー」の表