Multi Channel DMA Intel® FPGA IP for PCI Express* デザイン例のユーザーガイド

ID 683517
日付 10/06/2023
Public
ドキュメント目次

1.2. MCDMA IPのモード

次の表は、デザイン例のハードウェア・テストでサポートされるMCDMA IPのバリアント、IPモード、およびFPGA開発キットのボードをまとめています。

表 2.  デザイン例におけるMCDMA IPのモードとFPGA開発キット
MCDMA IP IPモード デザイン例ハードウェア・テストのFPGA開発キットボード
PCI Express アプリケーションのデータ幅 アプリケーションのクロック周波数
MCDMA H-Tile Gen3 x16 512ビット 250MHz

インテル® Stratix® 10 GX FPGA開発キット (Hタイル、プロダクション)

インテル® Stratix® 10 MX FPGA開発キット (Hタイル、プロダクション)

Gen3 x8 256ビット 250MHz
MCDMA P-Tile Gen4x16 512ビット

インテル® Stratix® 10 DX: 400/350/200/175MHz

Intel Agilex® 7: 500/450/400/350/250/225/200/175MHz

インテル® Stratix® 10 DX FPGA開発キット (Pタイル、プロダクション)

Intel Agilex® 7 FPGA Fシリーズ開発キット (Pタイル、ES0)

Intel Agilex® 7 FPGA Fシリーズ開発キット (Pタイル、プロダクション)

Gen4 1x8

Gen4 2x8

256ビット

インテル® Stratix® 10 DX: 400/350/200/175MHz

Intel Agilex® 7: 500/450/400/350/250/225/200/175MHz

Gen3 x16 512ビット 250MHz

Gen3 1x8

Gen3 2x8

256ビット 250MHz
MCDMA R-Tile

Gen5 2x8、Gen4 x16

512ビット

500/475/450/425/400MHz

Intel Agilex® 7 FPGA Iシリーズ開発キットDK-DEV-AGI027RES

Intel Agilex® 7 FPGA Iシリーズ開発キットDK-DEV-AGI027R1BES

Gen4 2x8、Gen3 x16、Gen3 2x8

512ビット

300/275/250MHz

Gen5 4x4、Gen4 2x8

256ビット

500/475/450/425/400MHz

Gen3 2x8、Gen4 4x4、Gen3 4x4

256ビット

300/275/250MHz

Gen4 4x4 128ビット 500/475/450/425/400MHz
Gen3 4x4 128ビット 300/275/250MHz
MCDMA F-Tile Gen4 1x16 512ビット 500/400/350/250/225/200/175MHz

Intel Agilex® 7 FPGA Fシリーズ開発キット (Fタイル) DK-DEV-AGF027F1ES

Gen4 1x8

Gen4 2x8

256ビット 500/400/350/250/225/200/175MHz
Gen3 1x16 512ビット 250MHz

Gen3 1x8

Gen3 2x8

256ビット 250MHz

Gen4 1x4 (エンドポイント・モード)

128ビット 350/400/450/500MHz

Gen3 1x4 (エンドポイント・モード)

128ビット 250MHz
注: Intel Agilex® 7 FPGA Iシリーズ開発キットDK-DEV-AGI027RES (Rタイル、A0ダイリビジョン) は、Gen5 2x8/512ビット、Gen4 2x8/512ビット、およびGen3 2x8/512ビットのみをサポートします。
注: Intel Agilex® 7 FPGA Iシリーズ開発キットDK-DEV-AGI027R1BES (Rタイル、B0ダイリビジョン) は、MCDMA R-Tileの行で定義されているすべてのPCIeハードIPモードをサポートします。

MCDMA IPの詳細に関しては、PCI ExpressのマルチチャネルDMAインテル® FPGA IPユーザーガイドを参照してください。