Multi Channel DMA Intel® FPGA IP for PCI Express* デザイン例のユーザーガイド

ID 683517
日付 10/06/2023
Public
ドキュメント目次

2.1.3. F-Tile MCDMA IP - エンドポイントに向けたデザイン例

表 5.  F-Tile MCDMA IP - エンドポイントに向けたデザイン例
デザイン例 MCDMAの設定 ドライバーのサポート
ユーザーモード インターフェイス・タイプ
AVMM DMA

Multi-Channel DMA

BAM + MCDMA

BAM + BAS + MCDMA

AVMM

カスタム

DPDK

Device-side Packet Loopback

Multi-Channel DMA

BAM + MCDMA

BAM + BAS + MCDMA

AVST 1 Port

カスタム

DPDK

Netdev

Packet Generate/Check

Multi-Channel DMA

BAM + MCDMA

BAM + BAS + MCDMA

AVST 1 Port

カスタム

DPDK

PIO using MQDMA Bypass Mode

Multi-Channel DMA

BAM + MCDMA

BAM + BAS + MCDMA

AVMM

AVST 1 Port

カスタム

DPDK

Bursting Master 該当なし

カスタム

DPDK

BAM + BAS 該当なし

カスタム

DPDK

Data Mover Only 該当なし

カスタム

DPDK

Traffic Generator/Checker BAM + BAS 該当なし

カスタム

DPDK

External Descriptor Controller Data Mover Only 該当なし カスタム
注: F-Tile MCDMA IPのデザイン例では、シミュレーションにおいて複数の物理機能とSR-IOVをサポートしていません。
注: 2x8ハードIPモードの場合、シミュレーションはPCIe0のみでサポートされます。
注: F-Tile MCDMA IP 1x4のデザイン例は、シミュレーションをサポートしません。
注: Fタイル・システムPLLリファレンス・クロックの要件に関しては、PCI ExpressのマルチチャネルDMAインテル® FPGA IPユーザーガイドを参照してください。

サポートされるシミュレーターに関しては、サポートされるシミュレーター を参照してください。

デザイン例でサポートされるハードIPモードに関しては、デザイン例におけるMCDMA IPのモードとFPGA開発キットの表を参照してください。