Multi Channel DMA Intel® FPGA IP for PCI Express* デザイン例のユーザーガイド

ID 683517
日付 10/06/2023
Public
ドキュメント目次

3.1. デザイン例のディレクトリー構造

表 33.  ディレクトリー構造
ディレクトリー/ファイル サブディレクトリー/ファイル サブディレクトリー/ファイル サブディレクトリー/ファイル サブディレクトリー/ファイル 備考
pcie_ed sim pcie_ed.v デザイン例のトップレベルHDL
<simulators> <simulation scripts> pcie_edシミュレーション・ディレクトリー
synth pcie_ed.v デザイン例のトップレベルHDL

<Components automatically generated by Platform Designer>

 
pcie_ed_tb pcie_ed_tb sim pcie_ed_tb.v インテルFPGA BFMを含むテストベンチ
<simulators> <simulation script> テストベンチ・シミュレーション・ディレクトリー
ip pcie_ed_tb DUT_pcie_tb_ip   インテルFPGA BFM (RP)
pcie_ed_tb.qsys テストベンチ・プラットフォーム・デザイナー・ファイル
pcie_ed.ipx  

pX_software

X= 0、1、2、3 (IPコアの番号)

dpdk dpdk drivers net  
examples mcdma-test  
patches v20.05-rc1  
v21.11.2  
Licenses license_bsd.txt    
version.txt      
kernel common      
driver kmod mcdma-custom-driver カーネルドライバー
mcdma-netdev-driver
Licenses license_bsd.txt    
user cli perfq_app <test application software> テスト・アプリケーション
README Readmeファイル
sample ref.c リファレンスAPIフロー
devmem    
simple_app    
testapp    
common include regs MCDMAおよび Pkt Gen/Chkレジスター
mk    
src    
libmqdma <user space library files> ユーザー・スペース・ライブラリー
Licenses      
Readme     Readmeファイル
readme Readmeファイル
ip pcie_ed <Design example IP components>  
pcie_ed.qpf   Quartusプロジェクト・ファイル
pcie_ed.qsf   Quartus設定ファイル
pcie_ed.qsys   デザイン例のプラットフォーム・デザイナー・ファイル
注: ソフトウェア・ディレクトリーは、選択しているハードIPモード (1x16、2x8、または 4x4) に応じて複数回作成されます ( インテル® Quartus® Primeプロ・エディションのバージョン23.3以降)。
  • p0_softwareフォルダーは、1x16、2x8、および4x4ハードIPモードに生成されます。
  • p1_softwareフォルダーは、2x8ハードIPモードに生成されます。
  • p2_softwareおよびp3_softwareフォルダーは、4x4ハードIPモードに生成されます。
注: 各IPポートに対応するソフトウェア・フォルダーを使用する必要があります。