Multi Channel DMA Intel® FPGA IP for PCI Express* デザイン例のユーザーガイド
ID
683517
日付
10/06/2023
Public
インテルのみ表示可能 — GUID: vey1634154097278
Ixiasoft
3.5.2.3.3.4. BASのテスト
注: トラフィック・ジェネレーター/チェッカーのデザイン例では、MSI-XがIPパラメーター・エディターGUIで有効になっていない場合、MSI-Xパラメーター (IFC_QDMA_MSIX_ENABLE) をカスタムドライバーの software/kernel/common/include/mcdma_ip_params.h で無効にする必要があります。デフォルトでは、カスタム・ドライバーのソフトウェア・パラメーターは有効になっており、IPのMSI-Xは無効になっています。この不一致により、ifc_uio カーネルモジュールがロードされないようにしています。
BAS x4の場合
- ifc_libmqdma.h(software/user/ common/include/ifc_libmqdma.h) でPCIe_SLOT 「2」を設定します。
- BAS x4はデフォルトで32のバースト長をサポートします。perfq_app.h (software/user/cli/perfq_app/perfq_app.h) ファイルは次のようになります。
#define IFC_MCDMA_BAS_X4_BURST_LENGTH 32