インテル® Agilex™ 7 FPGA & SoCデバイスの概要

ID 683458
日付 1/10/2023
Public
ドキュメント目次
1. インテル® Agilex™ 7 FPGA & SoCの概要 2. インテル® Agilex™ 7 FPGA & SoCファミリープラン 3. 第2世代 インテル® Hyperflex™ コア・アーキテクチャー 4. インテル® Agilex™ 7 FPGA & SoCにおけるアダプティブ・ロジック・モジュール 5. インテル® Agilex™ 7 FPGA & SoCにおける内部エンベデッド・メモリー 6. インテル® Agilex™ 7 FPGA & SoCにおける可変精度DSP 7. インテル® Agilex™ 7 FPGA & SoCにおけるコア・クロック・ネットワーク 8. インテル® Agilex™ 7 FPGA & SoCにおける汎用I/O 9. インテル® Agilex™ 7 FPGA & SoCにおけるI/O PLL 10. インテル® Agilex™ 7 FPGA & SoCにおける外部メモリー・インターフェイス 11. インテル® Agilex™ 7 SoCにおけるハード・プロセッサー・システム 12. インテル® Agilex™ 7 FPGA & SoCにおけるヘテロジニアス3D SiPトランシーバー 13. インテル® Agilex™ 7 FPGA & SoCにおけるヘテロジニアス3DスタックHBM2E DRAMメモリー 14. インテル® Agilex™ 7 FPGA & SoC FシリーズおよびIシリーズにおける高性能暗号ブロック 15. PCIe* を使用した インテル® Agilex™ 7 FPGA & SoC向けプロトコル経由コンフィグレーション 16. インテル® Agilex™ 7 FPGA & SoCにおけるデバイス・コンフィグレーションおよびSDM 17. インテル® Agilex™ 7 FPGA & SoCにおけるパーシャル・コンフィグレーションおよびダイナミック・コンフィグレーション 18. インテル® Agilex™ 7 FPGA & SoCにおけるデバイス・セキュリティー 19. インテル® Agilex™ 7 FPGA & SoCにおけるSEUエラー検出および訂正 20. インテル® Agilex™ 7 FPGA & SoCの消費電力管理 21. インテル® Agilex™ 7 FPGA & SoC向けの インテル® のソフトウェアおよびツール 22. インテル® Agilex™ 7 FPGA & SoCデバイスの概要の改訂履歴

1.8.1.2. PCSの機能

インテル® Agilex™ EタイルPMAチャネルとコアロジックとのインターフェイス接続は、コンフィグレーション可能かつバイパス可能なPCSインターフェイス層を介して行います。

PCSには複数のギアボックスの実装が含まれています。これにより、PMAとPCSのインターフェイス幅が分離されます。この機能により、各トランシーバーとコアロジックの間に8、10、16、20、32、40、または64ビットのインターフェイス幅を持つ幅広いアプリケーションの実装が柔軟にできます。

また、PCSに含まれているハードIPにより、さまざまな標準プロトコルおよび独自のプロトコルのサポートをさまざまなデータレートとエンコーディング・スキームにわたって行います。標準PCSモードでは、8B/10Bエンコード・アプリケーションを最大12.5Gbpsまでサポートします。拡張PCSモードでは、64B/66Bおよび64B/67Bエンコード・アプリケーションを最大58Gbpsまでサポートします。拡張PCSモードには、KP/KR統合前方誤り訂正 (FEC) 回路も含まれています。高度にカスタマイズされた実装の場合、PCS Directモードでは、最大64ビット幅のインターフェイスを提供し、カスタム・エンコーディングと最大28.9Gbpsのデータレートのサポートが可能です。