インテル® Agilex™ 7 FPGA & SoCデバイスの概要

ID 683458
日付 1/10/2023
Public
ドキュメント目次
1. インテル® Agilex™ 7 FPGA & SoCの概要 2. インテル® Agilex™ 7 FPGA & SoCファミリープラン 3. 第2世代 インテル® Hyperflex™ コア・アーキテクチャー 4. インテル® Agilex™ 7 FPGA & SoCにおけるアダプティブ・ロジック・モジュール 5. インテル® Agilex™ 7 FPGA & SoCにおける内部エンベデッド・メモリー 6. インテル® Agilex™ 7 FPGA & SoCにおける可変精度DSP 7. インテル® Agilex™ 7 FPGA & SoCにおけるコア・クロック・ネットワーク 8. インテル® Agilex™ 7 FPGA & SoCにおける汎用I/O 9. インテル® Agilex™ 7 FPGA & SoCにおけるI/O PLL 10. インテル® Agilex™ 7 FPGA & SoCにおける外部メモリー・インターフェイス 11. インテル® Agilex™ 7 SoCにおけるハード・プロセッサー・システム 12. インテル® Agilex™ 7 FPGA & SoCにおけるヘテロジニアス3D SiPトランシーバー 13. インテル® Agilex™ 7 FPGA & SoCにおけるヘテロジニアス3DスタックHBM2E DRAMメモリー 14. インテル® Agilex™ 7 FPGA & SoC FシリーズおよびIシリーズにおける高性能暗号ブロック 15. PCIe* を使用した インテル® Agilex™ 7 FPGA & SoC向けプロトコル経由コンフィグレーション 16. インテル® Agilex™ 7 FPGA & SoCにおけるデバイス・コンフィグレーションおよびSDM 17. インテル® Agilex™ 7 FPGA & SoCにおけるパーシャル・コンフィグレーションおよびダイナミック・コンフィグレーション 18. インテル® Agilex™ 7 FPGA & SoCにおけるデバイス・セキュリティー 19. インテル® Agilex™ 7 FPGA & SoCにおけるSEUエラー検出および訂正 20. インテル® Agilex™ 7 FPGA & SoCの消費電力管理 21. インテル® Agilex™ 7 FPGA & SoC向けの インテル® のソフトウェアおよびツール 22. インテル® Agilex™ 7 FPGA & SoCデバイスの概要の改訂履歴

1.8. インテル® Agilex™ FPGAのトランシーバー

インテル® Agilex™ FPGAのトランシーバーは、さまざまなアプリケーション向けに最適化されています。その範囲は、NRZモードでは1Gbpsから32Gbps、PAM4および116Gbps PAM4では2Gbpsから58Gbpsです。

次の表は、各タイルのトランシーバー機能と、各デバイスファミリーのタイルの可用性をまとめたものです。

表 16.  タイル名と機能
Fタイル 最大データレートとチャネル数 ハードIP (HIP) アプリケーション
Eタイル

12 x 58G PAM4

または

24 x 28.9G NRZ

10/25/100GE MAC、PCS、およびRS-FEC (528,514)、RS-FEC (544,514)

汎用トランシーバー (CEI、イーサネット、CPRI、FlexE、 Interlaken、ファイバーチャネル、SRIO、Serial Lite、OTN、JESD204B/C、FlexO、IEEE1588に対するマルチプロトコル・サポート付き)

Pタイル

16 x 16G NRZ

PCIe Gen4 x16 (8 PF/2K VF SR-IOV EP/RP使用)

PCIe Gen4 x16 (2x8 Epまたは4x4 RP、CvP、自律型HIP、SR-IOV 8PF / 2kVF、VirtIO、スケーラブルIOV、共有仮想メモリーに対するポート分岐サポートを含む)

Fタイル

4 x 116G PAM4、

12 x 58G PAM4

または

16 x 32G NRZ

10/25/40/50/100/200/400GE MAC、PCS、およびKR/KP RS-FEC

PCIe Gen4 x16 (8 PF/2K VF SR-IOV EP/RP使用)

汎用トランシーバー (CEI、イーサネット、CPRI、FlexE、300G Interlaken、ファイバーチャネル、SRIO、Serial Lite、OTN、JESD204B/C、IEEE1588、FlexO、GPON、SDI、Vby1、HDMI、CvP、ディスプレイ・ポート、PタイルPCIe機能に対するマルチプロトコル・サポート付き)、に加えてPrecise Time Management (高精度時刻管理) およびPMA Directモード

Rタイル

16 x 32G NRZ

PCIe Gen5 x16 (8 PF/2K VF SR-IOV EP/RP使用)

Compute Express Link (CXL)

PCIe Gen5 x16 (2x8EPまたは4x4RP、CvP、自律型HIP、SR-IOV 8PF / 2kVF、VirtIO、スケーラブルIOV、共有仮想メモリーに対するポート分岐サポート、ユーザー・インターフェイス上の個別のヘッダーおよびペイロード・インターフェイス、Precise Time Management (高精度時刻管理)、PIPE Directを含む)

表 17.  デバイスファミリー別のタイルの可用性
タイル名 インテル® Agilex™ Fシリーズ FPGA インテル® Agilex™ Iシリーズ FPGA インテル® Agilex™ Mシリーズ FPGA
Eタイル 使用可能
Pタイル 使用可能
Fタイル 使用可能 使用可能 使用可能
Rタイル 使用可能 使用可能