インテル® FPGA向けPower and Thermal Calculatorユーザーガイド

ID 683445
日付 10/05/2020
Public

このドキュメントの新しいバージョンが利用できます。お客様は次のことを行ってください。 こちらをクリック 最新バージョンに移行する。

インテルのみ表示可能 — GUID: rjh1574355458235

Ixiasoft

ドキュメント目次

3.2.1. インテル® FPGA PTCのデータ入力ページ

インテルFPGA向けPower and Thermal Calculator (インテルFPGA PTC) のルック・アンド・フィールは、スタンドアロン版を使用している場合でも、 インテル® Quartus® Prime開発ソフトウェアへの統合版を使用している場合でも同じです。ただし、 インテル® Agilex™ デバイスをターゲットにしているか インテル® Stratix® 10デバイスをターゲットにしているかによっての違いがあります。

次に、 インテル® FPGA PTCのページについて説明します。

  • Mainページでは、デバイス、パッケージ、および冷却情報を入力することができます。また、一定のジャンクション温度に関する熱解析情報を表示します。
  • Logicページでは、デザイン内のすべてのモジュールのロジックリソースを入力することができます。
  • RAMページは、RAMブロックを使用するデザインモジュールを表します。さまざまな情報の中でも、RAMタイプ、データ幅、RAM深度 (該当する場合)、RAMモード、およびポート・パラメーターを入力します。
  • DSPページは、DSPデザインモジュールを表します。さまざまな情報の中でも、DSPコンフィグレーション、クロック周波数、トグルの割合、およびレジスターの使用量を入力します。
  • Clockページは、個別のクロックドメインのクロック・ネットワークを表します。
  • PLLページは、デバイス内の1つもしくは複数のPLLを表します。
  • I/Oページは、汎用I/Oピンを使用しているデザインモジュールを表します。このページは、トランシーバーI/Oピンには適用されません。さまざまな情報の中でも、I/O規格、入力終端、電流強度または出力終端、データレート、クロック周波数、出力イネーブルの静的確率、および容量性負荷を入力します。
  • I/O-IPページは、DDRなどの複雑なI/O IPを使用しているデザインモジュールを表します。
  • Transceiverページでは、デザイン内のすべてのモジュールのトランシーバー・リソースとその設定を入力することができます。
  • HPSページは、HPSを備えるデバイスに適用されます。
  • HBMページ (インテルStratix 10デバイスのみ)。
  • Thermalページ。
  • Reportページには、 インテル® FPGA向けPower and Thermal Calculator (PTC) で計算されたレールごとの電流が表示されます。
  • インテル® Enpirion® ページ。