インテルのみ表示可能 — GUID: sjm1481304454812
Ixiasoft
4.5.1. HPS EMAC PHYインターフェイス
4.5.2. USBインターフェイスのデザイン・ガイドライン
4.5.3. QSPIフラッシュ・インターフェイスのデザイン・ガイドライン
4.5.4. SD/MMCおよびeMMCカード・インターフェイスのデザイン・ガイドライン
4.5.5. NANDフラッシュ・インターフェイスのデザイン・ガイドライン
4.5.6. UARTインターフェイスのデザイン・ガイドライン
ガイドライン: FPGAファブリックを介してUART信号をルーティングする場合は、フロー制御信号を適切に接続します。
4.5.7. I2Cインターフェイスのデザイン・ガイドライン
4.5.8. SPIインターフェイスのデザイン・ガイドライン
インテルのみ表示可能 — GUID: sjm1481304454812
Ixiasoft
4.5.6. UARTインターフェイスのデザイン・ガイドライン
ガイドライン: FPGAファブリックを介してUART信号をルーティングする場合は、フロー制御信号を適切に接続します。
FPGAを介してUART信号をルーティングする場合、フロー制御信号を使用することができます。フロー制御を使用しない場合は、FPGA信号を次の表に示すように接続します。
信号 |
方向 |
接続 |
---|---|---|
CTS | 入力 |
Low |
DSR | 入力 |
High |
DCD | 入力 |
High |
RI | 入力 |
High |
DTR | 出力 |
接続なし |
RTS | 出力 |
接続なし |
OUT1_N | 出力 |
接続なし |
OUT2_N | 出力 |
接続なし |