AN 796: Cyclone® Vおよび Arria® V SoCデバイスのデザイン・ガイドライン

ID 683360
日付 7/27/2020
Public
ドキュメント目次

3.4.3. HPS EMIFとSoC FPGAデバイスの統合

Cyclone® Vまたは Arria® V SoCのHPS EMIFを残りのSoCシステムデザインに統合する際は、次の内容を考慮します。

ガイドライン: HPS SDRAMにアクセスするすべてのマスターにおいて、帯域幅を最適化するためのガイドラインに従います。

HPS EMIFに接続されているSDRAMへのアクセスは、L3インターコネクトを経由します (FPGA-to-SDRAMブリッジを除く)。FPGAコアで高帯域幅のDMAマスターと関連バッファーを設計およびコンフィグレーションする際は、DMAに関する考慮事項 を参照してください。参照されているセクションで説明されている原則は、密に結合されているHPSハードウェア・アクセラレーターだけでなく、FPGA-to-SDRAMブリッジポートおよびFPGA-to-HPSブリッジポートを介してHPSリソース (HPS SDRAMなど) にアクセスするFPGAコアのすべての高帯域幅DMAマスター (DMAコントローラー・コンポーネント、カスタム・ペリフェラルに統合されているDMAコントローラーなど)、および関連バッファーに適用されます。