1. Video and Vision Processing Suiteについて
2. Video and Vision Processing IPのスタートガイド
3. Video and Vision Processing IPの機能の説明
4. Video and Vision Processing IPインターフェイス
5. Video and Vision Processing IPレジスター
6. Video and Vision Processing IPのソフトウェア・プログラミング・モデル
7. Protocol Converter Intel® FPGA IP
8. 3D LUT Intel® FPGA IP
9. AXI-Stream Broadcaster Intel® FPGA IP
10. Bits per Color Sample Adapter Intel FPGA IP
11. Chroma Key Intel® FPGA IP
12. Chroma Resampler Intel® FPGA IP
13. Clipper Intel® FPGA IP
14. Clocked Video Input Intel® FPGA IP
15. Clocked Video to Full-Raster Converter Intel® FPGA IP
16. Clocked Video Output Intel® FPGA IP
17. Color Space Converter Intel® FPGA IP
18. Deinterlacer Intel® FPGA IP
19. FIR Filter Intel® FPGA IP
20. Frame Cleaner Intel® FPGA IP
21. Full-Raster to Clocked Video Converter Intel® FPGA IP
22. Full-Raster to Streaming Converter Intel® FPGA IP
23. Genlock Controller Intel® FPGA IP
24. Generic Crosspoint Intel® FPGA IP
25. Genlock Signal Router Intel® FPGA IP
26. Guard Bands Intel® FPGA IP
27. Interlacer Intel® FPGA IP
28. Mixer Intel® FPGA IP
29. Parallel Converter Intel® FPGA IPのピクセル
30. Scaler Intel® FPGA IP
31. Stream Cleaner Intel® FPGA IP
32. Switch Intel® FPGA IP
33. Tone Mapping Operator Intel® FPGA IP
34. Test Pattern Generator Intel® FPGA IP
35. Video and Vision Monitor Intel FPGA IP
36. Video Frame Buffer Intel® FPGA IP
37. Video Frame Reader Intel FPGA IP
38. Video Frame Writer Intel FPGA IP
39. Video Streaming FIFO Intel® FPGA IP
40. Video Timing Generator Intel® FPGA IP
41. Warp Intel® FPGA IP
42. デザイン・セキュリティー
43. Video and Vision Processing Suiteユーザーガイドの文書改訂履歴
23.4.1. Genlockコントローラーのフリーランニングの実現 (初期化またはロックからリファレンス・クロックNまで)
23.4.2. リファレンス・クロックNへのロック (Genlock Controller IPフリーランニングから)
23.4.3. VCXOホールドオーバーの設定
23.4.4. Genlock Controller IPの再起動
23.4.5. リファレンス・クロックN Newへのロック (リファレンス・クロックN Oldへのロックから)
23.4.6. リファレンス・クロックまたはVCXOベース周波数への変更 (p50およびp59.94ビデオ・フォーマット間の切り替え、またはその逆)
23.4.7. リファレンス・クロックの妨害 (ケーブルの引っ張り)
19.3.5. 結果出力データ型の変換
計算後、FIR Filter IPは結果の固定小数点型を出力の整数データ型に変換します。
- 結果をスケーリングします。スケーリングにより、出力のカラー深度がすぐに増加します。2進小数点を右に–16から+16桁シフトできます。IPはスケーリングを単純なシフト演算として実装するため、乗算器を必要としません。
- 小数ビットを削除します。小数ビットが存在する場合は、次の方法で小数ビットを削除することを選択できます。
- 整数に切り捨てます。IPはデータから小数ビットを削除します。これは、負の無限大への丸めに相当します。
- 半分を切り上げます。IPは最も近い整数に切り上げられます。小数ビットが0.5に等しい場合、丸めは正の無限大に向かって行われます。
- 半分を均等に丸めます。IPは最も近い整数に丸められます。小数ビットが0.5に等しい場合、最も近い偶数の整数に向かって丸められます。
- 符号付きから符号なしへ変換します。結果に負の数値が存在し、出力型が符号なしの場合は、次の方法で符号なしに変換できます。
- 最小出力値に飽和します (範囲に制限されます)。
- 負の数値を正の絶対値に置き換えます。
- 範囲を制限します。いずれかの結果が特定の範囲を超えている場合、IP は結果を最小出力値と最大出力値に飽和させるロジックを自動的に追加します。特定の範囲は、出力ガードバンドの指定された範囲、または指定されていない場合は、ピクセルあたりの出力ビットで許可される最小値と最大値です。