1. Video and Vision Processing Suiteについて
2. Video and Vision Processing IPのスタートガイド
3. Video and Vision Processing IPの機能の説明
4. Video and Vision Processing IPインターフェイス
5. Video and Vision Processing IPレジスター
6. Video and Vision Processing IPのソフトウェア・プログラミング・モデル
7. Protocol Converter Intel® FPGA IP
8. 3D LUT Intel® FPGA IP
9. AXI-Stream Broadcaster Intel® FPGA IP
10. Bits per Color Sample Adapter Intel FPGA IP
11. Chroma Key Intel® FPGA IP
12. Chroma Resampler Intel® FPGA IP
13. Clipper Intel® FPGA IP
14. Clocked Video Input Intel® FPGA IP
15. Clocked Video to Full-Raster Converter Intel® FPGA IP
16. Clocked Video Output Intel® FPGA IP
17. Color Space Converter Intel® FPGA IP
18. Deinterlacer Intel® FPGA IP
19. FIR Filter Intel® FPGA IP
20. Frame Cleaner Intel® FPGA IP
21. Full-Raster to Clocked Video Converter Intel® FPGA IP
22. Full-Raster to Streaming Converter Intel® FPGA IP
23. Genlock Controller Intel® FPGA IP
24. Generic Crosspoint Intel® FPGA IP
25. Genlock Signal Router Intel® FPGA IP
26. Guard Bands Intel® FPGA IP
27. Interlacer Intel® FPGA IP
28. Mixer Intel® FPGA IP
29. Parallel Converter Intel® FPGA IPのピクセル
30. Scaler Intel® FPGA IP
31. Stream Cleaner Intel® FPGA IP
32. Switch Intel® FPGA IP
33. Tone Mapping Operator Intel® FPGA IP
34. Test Pattern Generator Intel® FPGA IP
35. Video and Vision Monitor Intel FPGA IP
36. Video Frame Buffer Intel® FPGA IP
37. Video Frame Reader Intel FPGA IP
38. Video Frame Writer Intel FPGA IP
39. Video Streaming FIFO Intel® FPGA IP
40. Video Timing Generator Intel® FPGA IP
41. Warp Intel® FPGA IP
42. デザイン・セキュリティー
43. Video and Vision Processing Suiteユーザーガイドの文書改訂履歴
23.4.1. Genlockコントローラーのフリーランニングの実現 (初期化またはロックからリファレンス・クロックNまで)
23.4.2. リファレンス・クロックNへのロック (Genlock Controller IPフリーランニングから)
23.4.3. VCXOホールドオーバーの設定
23.4.4. Genlock Controller IPの再起動
23.4.5. リファレンス・クロックN Newへのロック (リファレンス・クロックN Oldへのロックから)
23.4.6. リファレンス・クロックまたはVCXOベース周波数への変更 (p50およびp59.94ビデオ・フォーマット間の切り替え、またはその逆)
23.4.7. リファレンス・クロックの妨害 (ケーブルの引っ張り)
23.2. Genlock Controller IPのパラメーター
IPは、コンパイル時およびランタイム・パラメーターを提供します。
| パラメーター | 値 | 説明 |
|---|---|---|
| Configuration | ||
| Number of reference clock | 1~4 | VCXOトラッキングのソースとしてのリファレンス・クロック数 |
| PFD Parameters | ||
| Differential value size | 12~27 | PFDクロックカウンターのサイズと出力差分値 |
| Differential value size | 8~24 | 出力差分値の2つのサンプル間の差を計算するためのエラーカウンターのビット数 |
| Sample period counter size | 4~32 | IPがサンプル期間カウンターに使用する最下位ビット (LSB) の数を選択します。 |
| LPF Parameters | ||
| Filter Mode | Frequency Mode Phase Mode CPU selectable |
フィルターモードを選択します。 |
| P Gain Mode | Positive Only Negative Only CPU selectable |
比例ゲインモードを選択します。 |
| I Gain Mode | Positive Only Negative Only CPU selectable |
積分ゲインモードを選択します。 |
| D Term enable | オンまたはオフ | 微分項ロジックをオンにします。 |
| D Gain Mode | Positive Only Negative Only CPU selectable |
微分ゲインモードを選択します。 |
| LPF to DAC LSB Position | 0から3 | DACの最下位ビット位置へのLPF出力を選択します。LSBを移動することで、IPがエラーウォブルを無視できるようにします。 |
| VCXO Lock Confidence Counter Size | 6から32 | ロック信頼度カウントのサイズ (ビット単位)。IPがロックを示すまでにエラーが発生しなかった連続サンプルの数です。 |
| DAC Parameters | ||
| Resolution | 8から24 | PWM DAC値の出力サイズ。DACを駆動する値の精度を定義します。ビット数が大きいほど分解能が高く、ロックにかかる時間が長くなります。ビットが少ないと、ロック時間が短縮されますが、VCXOジッターが増加する可能性があります。 |
| PMW Output Clock Divider | 3から4096 | IPは VCXOクロックをこの値で分周します (さらに2で分周します)。IPはその値を使用して、DAC出力ピンを駆動します。 この値は、高速応答が得られるほど十分に低い値である必要がありますが、VCXOジッターが増加するほど低すぎてはなりません。 |
| Debug | ||
| Enable Debug | 0から2 | 追加のCPUデバッグレジスターは次のとおりです。
|
| Enable Genlock Profiler | Profiler enabled Profiler disabled |
プロファイラーを使用すると、受信ビデオ・ピクセル・クロックと送信ビデオ・ピクセル・クロックの差を測定できます。 プロファイラーは、フレーム開始 (SOF) トグル信号の受信と送信の間の遅延も測定します。 |
| CPU Clock Frequency | 1 MHzから1 GHz | VCXO測定用のCPUクロック周波数とデバッグ用のリファレンス・クロック周波数 |
図 57. Genlock Controller IPのパラメーター