1. Video and Vision Processing Suiteについて
2. Video and Vision Processing IPのスタートガイド
3. Video and Vision Processing IPの機能の説明
4. Video and Vision Processing IPインターフェイス
5. Video and Vision Processing IPレジスター
6. Video and Vision Processing IPのソフトウェア・プログラミング・モデル
7. Protocol Converter Intel® FPGA IP
8. 3D LUT Intel® FPGA IP
9. AXI-Stream Broadcaster Intel® FPGA IP
10. Bits per Color Sample Adapter Intel FPGA IP
11. Chroma Key Intel® FPGA IP
12. Chroma Resampler Intel® FPGA IP
13. Clipper Intel® FPGA IP
14. Clocked Video Input Intel® FPGA IP
15. Clocked Video to Full-Raster Converter Intel® FPGA IP
16. Clocked Video Output Intel® FPGA IP
17. Color Space Converter Intel® FPGA IP
18. Deinterlacer Intel® FPGA IP
19. FIR Filter Intel® FPGA IP
20. Frame Cleaner Intel® FPGA IP
21. Full-Raster to Clocked Video Converter Intel® FPGA IP
22. Full-Raster to Streaming Converter Intel® FPGA IP
23. Genlock Controller Intel® FPGA IP
24. Generic Crosspoint Intel® FPGA IP
25. Genlock Signal Router Intel® FPGA IP
26. Guard Bands Intel® FPGA IP
27. Interlacer Intel® FPGA IP
28. Mixer Intel® FPGA IP
29. Parallel Converter Intel® FPGA IPのピクセル
30. Scaler Intel® FPGA IP
31. Stream Cleaner Intel® FPGA IP
32. Switch Intel® FPGA IP
33. Tone Mapping Operator Intel® FPGA IP
34. Test Pattern Generator Intel® FPGA IP
35. Video and Vision Monitor Intel FPGA IP
36. Video Frame Buffer Intel® FPGA IP
37. Video Frame Reader Intel FPGA IP
38. Video Frame Writer Intel FPGA IP
39. Video Streaming FIFO Intel® FPGA IP
40. Video Timing Generator Intel® FPGA IP
41. Warp Intel® FPGA IP
42. デザイン・セキュリティー
43. Video and Vision Processing Suiteユーザーガイドの文書改訂履歴
23.4.1. Genlockコントローラーのフリーランニングの実現 (初期化またはロックからリファレンス・クロックNまで)
23.4.2. リファレンス・クロックNへのロック (Genlock Controller IPフリーランニングから)
23.4.3. VCXOホールドオーバーの設定
23.4.4. Genlock Controller IPの再起動
23.4.5. リファレンス・クロックN Newへのロック (リファレンス・クロックN Oldへのロックから)
23.4.6. リファレンス・クロックまたはVCXOベース周波数への変更 (p50およびp59.94ビデオ・フォーマット間の切り替え、またはその逆)
23.4.7. リファレンス・クロックの妨害 (ケーブルの引っ張り)
15.2. Clocked Video to Full-Raster Converterのパラメーター
| パラメーター | 値 | 説明 |
|---|---|---|
| Video Data Format | ||
| CV Bus Style | Lite、CVI、またはCVO | IPが駆動するサイドバンド信号と、プラットフォーム・デザイナーで使用できる信号を選択します。 2番目のタブでは、CV bus styleをパラメーター化できます。 |
| Bits per color sample | 6~16 | カラーサンプルごとのビット数 |
| Number of color planes | 1~4 | ピクセル内のカラープレーンの数 |
| Number of pixels in parallel | 1、2、4、または8 | クロックごとに送信されるピクセル数 |
| AXI4S FR Bus has tReady connection | TrueまたはFalse | True を選択すると、ストリーミング・フルラスター・インターフェイスにAXI4-S tReady 信号が含まれます。 tReady 信号を削除するには、false を選択します。 |
| Control Settings | ||
| Memory-mapped control interface | TrueまたはFalse | CPUインターフェイスと関連信号をオンにするには、Trueを選択します。CPUインターフェイスを削除し、すべてのCPUレジスターでデフォルト値を使用するには、Falseを選択します。 |
| Separate clock for control interface | TrueまたはFalse | Trueを選択すると、cpu_clock信号がプラットフォーム・デザイナーに組み込まれます。ビデオドメインに対しては非同期です。 Falseを選択すると、CPUインターフェイスがvid_lock信号を使用します。 |
| Dimensions | ||
| Max full-raster width | 1~65535 | このIPが通過するラスターの最大幅 |
| Max full-raster height | 1~65535 | このIPが通過するラスターの最大の高さ |
| Default full-raster width | 1~65535 | ラスターの幅。 CPUはこの値をオーバーライドできます。 |
| Default full-raster height | 1~65535 | ラスターの高さ。 CPUはこの値をオーバーライドできます。 |
| Default Vsync H | 1~65535 | 垂直タイミング信号 (vsync または vblank) の立ち上がりエッジのデフォルトのピクセル位置。 CPUはこの値をオーバーライドできます。 |
| Default Vsync V | 1~65535 | 垂直タイミング信号 (vsync または vblank) の立ち上がりエッジのデフォルトのライン。 CPUはこの値をオーバーライドできます。 |
図 29. Mainパラメーター
| パラメーター | 値 | 説明 |
|---|---|---|
| Parameters | ||
| Valid signal | オンまたはオフ | Liteを選択すると、IPにはオプションのデータ有効入力信号 cv_vid_in_valid が含まれます。IPのこの入力を有効にするには、オンにします。プラットフォーム・デザイナーは、必要に応じて cv_vid_in コンジットに信号を含めたり、そこから信号を削除したりします。 |
| Ready signal | オンまたはオフ | Liteを選択すると、IPにはオプションのデータReady出力信号 cv_vid_in_ready が含まれます。IPでこの出力をオンにするには、オンにします。プラットフォーム・デザイナーは、必要に応じて cv_vid_in コンジットに信号を含めたり、そこから信号を削除したりします。 |
| Timing Signals | sync、blank、またはboth | 使用可能なタイミングを選択します。プラットフォーム・デザイナーは、必要に応じてcv_vid_inコンジットから信号を含めたり、信号を削除したりします。 |
図 30. CV Lite Parameters
| パラメーター | 値 | 説明 |
|---|---|---|
| CVI Core Parameters | ||
| Source for total resolution | Use Extra LogicまたはUse External Signals | IPにはラスターの高さと幅が必要です。IP内の追加ロジックを使用してこの情報を決定するか、オプションの入力信号から情報を取得します。 このパラメーターは、ラスター寸法のソースを選択します。プラットフォーム・デザイナーは、必要に応じて cv_vid_in コンジットから信号を含めたり、信号を削除したりします。 |
| CVI Legacy Tie Offs | ||
| Include the vid_hd_sdn signal | TrueまたはFalse | Trueを選択すると、この信号が cv_vid_in コンジットに追加されます。この信号はIP内では機能せず、プラットフォーム・デザイナー内での接続用に組み込まれています。 |
| Include the vid_std signal | TrueまたはFalse | True を選択すると、この信号が cv_vid_in コンジットに追加されます。この信号はIP内では機能せず、プラットフォーム・デザイナー内での接続用に組み込まれています。 |
| Width of vid_std | 1から16 | vid_std 信号の幅 |
| Include the hdmi_duplication signal | TrueまたはFalse | True を選択すると、この信号が cv_vid_in コンジットに追加されます。この信号はIP内では機能せず、プラットフォーム・デザイナー内での接続用に組み込まれています。 |
図 31. CVI Parameters
| パラメーター | 値 | 説明 |
|---|---|---|
| CVO Legacy Tie Offs | ||
| Drive CV Output Clock | TrueまたはFalse | True を選択すると、この信号が cv_vid_in コンジットに追加されます。この信号はIP内では機能せず、プラットフォーム・デザイナー内での接続用に組み込まれています。 |
| Include the underflow signal | TrueまたはFalse | True を選択すると、この信号が cv_vid_in コンジットに追加されます。この信号はIP内では機能せず、プラットフォーム・デザイナー内での接続用に組み込まれています。 |
| Include the vid_mode_change signal | TrueまたはFalse | True を選択すると、この信号が cv_vid_in コンジットに追加されます。この信号はIP内では機能せず、プラットフォーム・デザイナー内での接続用に組み込まれています。 |
| Include the frame lock signals | TrueまたはFalse | True を選択すると、この信号が cv_vid_in コンジットに追加されます。この信号はIP内では機能せず、プラットフォーム・デザイナー内での接続用に組み込まれています。 |
| Include the vid_std signal | TrueまたはFalse | True を選択すると、この信号が cv_vid_in コンジットに追加されます。この信号はIP内では機能せず、プラットフォーム・デザイナー内での接続用に組み込まれています。 |
| Width of vid_std | 1から16 | vid_std 信号の幅を選択します。 |
図 32. CVO Parameters