AN 907: FlexRANにおける5Gワイヤレス・アクセラレーションのイネーブル: インテル® FPGAプログラマブル・アクセラレーション・カードN3000用
ID
683275
日付
9/10/2020
Public
2.2.1. 5Gチャネルコーダーのスループット
インテルFPGA PAC N3000 5Gチャネル・コーダー・アクセラレーターには、2つのエンコーダーと1つのデコーダーが含まれています。スループットはトラフィック・モデルによって異なります。
単一のエンコーダーの場合、クロックレート、コード・ブロック・サイズ (ベースグラフ番号、リフティング・ファクター)、コードレートがスループットに影響します。
図 7. BG1のダウンリンク・スループットこの図では、BG1(2つのエンコーダー・エンジン) のパラメーターを変えた場合のダウンリンク・スループットを示しています。
図 8. BG2のダウンリンク・スループットこの図では、BG2(2つのエンコーダー・エンジン) のパラメーターを変えた場合のダウンリンク・スループットを示しています。
単一のエンコーダーの場合、クロックレート、コード・ブロック・サイズ (ベースグラフ番号、リフティング・ファクター)、コードレート、およびイタレーション数がスループットに影響します。
図 9. BG1のアップリンク・スループットこの図では、BG1(イタレーション数は6) のパラメーターを変えた場合のアップリンク・スループットを示しています。
図 10. BG2のアップリンク・スループットこの図では、BG2(イタレーション数は6) のパラメーターを変えた場合のアップリンク・スループットを示しています。