このドキュメントの新しいバージョンが利用できます。お客様は次のことを行ってください。 こちらをクリック 最新バージョンに移行する。
2.1. タイミング解析フロー
2.2. ステップ 1: タイミング・アナライザーの設定を指定
2.3. ステップ 2: タイミング制約の指定
2.4. ステップ 3: タイミング・アナライザーの実行
2.5. ステップ 4: タイミングレポートの解析
2.6. タイミング制約の適用
2.7. タイミング・アナライザーの Tcl コマンド
2.8. インポートされたコンパイル結果のタイミング解析
2.9. インテル® Quartus® Prime タイミング・アナライザー・ユーザーガイドの改訂履歴
2.10. インテル® Quartus® Primeプロ・エディションのユーザーガイド: タイミング・アナライザーのアーカイブ
2.5.1.1. Fmax 概要レポート
2.5.1.2. タイミングレポート
2.5.1.3. ソースファイルごとのタイミングレポート
2.5.1.4. データ遅延レポート
2.5.1.5. ネット遅延レポート
2.5.1.6. クロックレポートおよびクロック・ネットワーク・レポート
2.5.1.7. クロック間転送レポート
2.5.1.8. メタスタビリティー・レポート
2.5.1.9. CDC Viewer レポート
2.5.1.10. 非同期 CDC レポート
2.5.1.11. ロジック深度レポート
2.5.1.12. 近隣パスレポート
2.5.1.13. レジスター分布レポート
2.5.1.14. ルーティング着目ネットレポート
2.5.1.15. リタイミング制約レポート
2.5.1.16. レジスター統計情報レポート
2.5.1.17. パイプライン情報レポート
2.5.1.18. 時間借用データレポート
2.5.1.19. 例外レポートおよび例外範囲レポート
2.5.1.20. ボトルネック・レポート
2.6.8.5.1. デフォルトのマルチサイクル解析
2.6.8.5.2. エンド・マルチサイクル・セットアップ = 2、エンド・マルチサイクル・ホールド = 0
2.6.8.5.3. エンド・マルチサイクル・セットアップ = 2、エンド・マルチサイクル・ホールド = 1
2.6.8.5.4. 同じ周波数のクロック (送信先クロックのオフセットあり)
2.6.8.5.5. 送信元クロック周波数の倍数になる送信先クロック周波数
2.6.8.5.6. 送信元クロック周波数の倍数になる送信先クロック周波数 (オフセットあり)
2.6.8.5.7. 送信先クロック周波数の倍数になる送信元クロック周波数
2.6.8.5.8. 送信先クロック周波数の倍数になる送信元クロック周波数 (オフセットあり)
2.6.8.4.2. マルチサイクルによるセットアップの緩和 (set_multicyle_path)
データ転送速度がクロックサイクルよりも遅い場合は、マルチサイクル例外を使用することができます。 セットアップ関係を緩和すると、タイミング解析でデータを有効として受け入れる際のウィンドウが拡大します。
次の例では、送信元のクロック周期は 10ns ですが、クロックイネーブル信号がラッチレジスターのグループを制御しています。そのため、レジスターは 1 サイクルおきにのみ有効になります。10ns のクロックがレジスターに供給されているため、タイミング・アナライザーは 10ns のセットアップと 0ns のホールドを報告します。ただし、データは 1 サイクルおきに転送されるため、タイミング・アナライザーでは、クロックが 20ns で動作しているものとして関係を解析する必要があります。その結果、セットアップが 20ns となり、ホールドは 0ns のままになります。これにより、データを認識するウィンドウが拡大します。
次のマルチサイクル割り当てのペアはセットアップ関係を緩和するもので、-setup 値を N、-hold 値を N-1 として指定しています。ホールド関係は -hold 割り当てで指定し、正のホールド要件を回避する必要があります。
セットアップを緩和してホールドを維持する制約
set_multicycle_path -setup -from src_reg* -to dst_reg* 2 set_multicycle_path -hold -from src_reg* -to dst_reg* 1
図 111. マルチサイクルのセットアップ関係
このパターンを拡張して、より大きなセットアップ関係を作成し、タイミング・クロージャー要件を緩和することができます。この例外の一般的な使用法は、I/O インターフェイスを介して非同期 RAM に書き込む場合です。アドレス、データ、書き込みイネーブルの間の遅延は数サイクルになることがあります。I/O ポートのマルチサイクル例外により追加時間を提供することで、イネーブルが発生する前にアドレスおよびデータを決定します。
次の制約では、セットアップを 3 サイクル緩和します。
3 サイクルの I/O インターフェイス制約
set_multicycle_path -setup -to [get_ports {SRAM_ADD[*] SRAM_DATA[*]} 3 set_multicycle_path -hold -to [get_ports {SRAM_ADD[*] SRAM_DATA[*]} 2