インテルのみ表示可能 — GUID: mwh1410383675752
Ixiasoft
2.2.8.5.1. デフォルトのマルチサイクル分析
2.2.8.5.2. End Multicycle Setup = 2およびEnd Multicycle Hold = 0
2.2.8.5.3. End Multicycle Setup = 2およびEnd Multicycle Hold = 1
2.2.8.5.4. デスティネーション・クロックオフセット付きの同じ周波数クロック
2.2.8.5.5. デスティネーション・クロックの周波数がソースクロック周波数の倍数である場合
2.2.8.5.6. デスティネーション・クロックの周波数がオフセットを持つソースクロック周波数の倍数である場合
2.2.8.5.7. ソースクロックの周波数がデスティネーション・クロックの周波数の倍数である場合
2.2.8.5.8. ソースクロックの周波数がオフセットを持つデスティネーション・クロックの周波数の倍数である場合
インテルのみ表示可能 — GUID: mwh1410383675752
Ixiasoft
2.3.2.1. ワイルドカード文字
デザイン内の多くのノードに制約を適用するには、「 * 」と「 ? 」ワイルドカード文字を使用します。「 * 」ワイルドカード文字は任意の文字列に一致します。 「 ?」ワイルドカード文字は、任意の1文字と一致します。
ノードreg*に制約を適用すると、Timing Analyzerは、接頭辞regがreg、reg1、reg[2]、regbank、reg12bankなどの任意の数の後続の文字と一致するすべてのデザインノードに制約を検索して適用します。
reg?として指定されたノードに制約を適用する場合、Timing Analyzerは、プレフィックスregとそれに続く任意の1文字に一致するすべてのデザインノードに制約を検索して適用します。たとえば、reg1、rega、およびreg4 。