このドキュメントの新しいバージョンが利用できます。お客様は次のことを行ってください。 こちらをクリック 最新バージョンに移行する。
インテルのみ表示可能 — GUID: mwh1410383520574
Ixiasoft
2.2.8.5.1. デフォルトのマルチサイクル分析
2.2.8.5.2. End Multicycle Setup = 2およびEnd Multicycle Hold = 0
2.2.8.5.3. End Multicycle Setup = 2およびEnd Multicycle Hold = 1
2.2.8.5.4. デスティネーション・クロックオフセット付きの同じ周波数クロック
2.2.8.5.5. デスティネーション・クロックの周波数がソースクロック周波数の倍数である場合
2.2.8.5.6. デスティネーション・クロックの周波数がオフセットを持つソースクロック周波数の倍数である場合
2.2.8.5.7. ソースクロックの周波数がデスティネーション・クロックの周波数の倍数である場合
2.2.8.5.8. ソースクロックの周波数がオフセットを持つデスティネーション・クロックの周波数の倍数である場合
インテルのみ表示可能 — GUID: mwh1410383520574
Ixiasoft
1.1.1. タイミングパスとクロック解析
Timing Analyzerは、デザインで識別されたすべてのタイミングパスのタイミング・パフォーマンスを測定します。Timing Analyzerは、解析のためにデザインのノードと接続を記述するタイミング・ネットリストが必要です。Timing Analyzerはまた、クロックの起動エッジとラッチエッジ間のクロックセットアップおよびホールド関係を分析することにより、デザイン内のすべてのレジスター間転送のクロック関係を決定します。