インテルのみ表示可能 — GUID: mwh1410383648967
Ixiasoft
2.2.8.5.1. デフォルトのマルチサイクル分析
2.2.8.5.2. End Multicycle Setup = 2およびEnd Multicycle Hold = 0
2.2.8.5.3. End Multicycle Setup = 2およびEnd Multicycle Hold = 1
2.2.8.5.4. デスティネーション・クロックオフセット付きの同じ周波数クロック
2.2.8.5.5. デスティネーション・クロックの周波数がソースクロック周波数の倍数である場合
2.2.8.5.6. デスティネーション・クロックの周波数がオフセットを持つソースクロック周波数の倍数である場合
2.2.8.5.7. ソースクロックの周波数がデスティネーション・クロックの周波数の倍数である場合
2.2.8.5.8. ソースクロックの周波数がオフセットを持つデスティネーション・クロックの周波数の倍数である場合
インテルのみ表示可能 — GUID: mwh1410383648967
Ixiasoft
2.1. 基本的なタイミング解析フロー
インテル® Quartus® Prime Timing Analyzerは、制約の検証を実行し、完全なコンパイルフローの一部としてタイミング・パフォーマンスをレポートします。デザインを作成してプロジェクトを設定したら、 Synopsys* Design Constraints(.sdc)ファイルでデザインに必要なタイミングパラメーター(つまり、制約)を定義します。Fitterは、指定した制約を満たすか超えるようにロジックを配置しようとします。 Timing Analyzerは、制約を満たさない条件をレポートするため、重大なタイミングの問題を特定して修正できます。次の手順では、 インテル® Quartus® Primeソフトウェアの基本的なタイミング解析フローについて説明します。