インテルのみ表示可能 — GUID: mwh1410383659802
Ixiasoft
2.2.8.5.1. デフォルトのマルチサイクル分析
2.2.8.5.2. End Multicycle Setup = 2およびEnd Multicycle Hold = 0
2.2.8.5.3. End Multicycle Setup = 2およびEnd Multicycle Hold = 1
2.2.8.5.4. デスティネーション・クロックオフセット付きの同じ周波数クロック
2.2.8.5.5. デスティネーション・クロックの周波数がソースクロック周波数の倍数である場合
2.2.8.5.6. デスティネーション・クロックの周波数がオフセットを持つソースクロック周波数の倍数である場合
2.2.8.5.7. ソースクロックの周波数がデスティネーション・クロックの周波数の倍数である場合
2.2.8.5.8. ソースクロックの周波数がオフセットを持つデスティネーション・クロックの周波数の倍数である場合
インテルのみ表示可能 — GUID: mwh1410383659802
Ixiasoft
2.1.5. ステップ5:タイミング解析結果を分析する
解析中、Timing Analyzerはデザインのタイミングパスを調べ、各パスに沿った伝搬遅延を計算し、タイミング制約違反をチェックし、正のスラックまたは負のスラックとしてタイミング結果を報告します。負のスラックは、タイミング違反を示します。正のスラックは、タイミング要件が満たされていることを示します。
Timing Analyzerは、タイミングパスに沿った違反を特定および修正するための非常に詳細なレポートおよび分析機能を提供します。タイミングレポートを生成して、デザインのクリティカルパスを最適化する方法を確認します。制約を変更、削除、または追加した場合、タイミング解析を再実行してください。この反復プロセスは、デザインのタイミング違反の解決に役立ちます。
図 41. Timing Analyzerで失敗したパスが赤で表示される
タイミング・パフォーマンスの低下を示すレポートは赤色のテキストで表示され、合格したレポートは黒色のテキストで表示されます。金色の疑問符アイコンは、生成後のSDCの変更により古くなったレポートを示します。これらのレポートを再生成して、最新のデータを表示します。
次のセクションでは、分析のためにさまざまなタイミングレポートを生成する方法について説明します。