インテル® Quartus® Prime プロ・エディションのユーザーガイド: Timing Analyzer

ID 683243
日付 9/30/2019
Public

このドキュメントの新しいバージョンが利用できます。お客様は次のことを行ってください。 こちらをクリック 最新バージョンに移行する。

ドキュメント目次

2.2.5.2.1. I/Oインターフェイスの不確実性の指定

仮想クロックは、デザインのクロッキング・トポロジーを最も正確に表すため、I/O制約に推奨されます。 追加の利点は、外部I/Oポートとインターフェイスするクロックと、FPGA内のレジスター間パスに供給するクロックに異なる不確実性値を指定できることです。