インテルのみ表示可能 — GUID: lyl1535657585311
Ixiasoft
2.2.8.5.1. デフォルトのマルチサイクル分析
2.2.8.5.2. End Multicycle Setup = 2およびEnd Multicycle Hold = 0
2.2.8.5.3. End Multicycle Setup = 2およびEnd Multicycle Hold = 1
2.2.8.5.4. デスティネーション・クロックオフセット付きの同じ周波数クロック
2.2.8.5.5. デスティネーション・クロックの周波数がソースクロック周波数の倍数である場合
2.2.8.5.6. デスティネーション・クロックの周波数がオフセットを持つソースクロック周波数の倍数である場合
2.2.8.5.7. ソースクロックの周波数がデスティネーション・クロックの周波数の倍数である場合
2.2.8.5.8. ソースクロックの周波数がオフセットを持つデスティネーション・クロックの周波数の倍数である場合
インテルのみ表示可能 — GUID: lyl1535657585311
Ixiasoft
2.1.5.2. Fmax Summaryレポート
Fmax Summary Reportパネルには、デザインの各クロックの最大周波数がリストされます。
図 42. Fmax Summary Report
場合によっては、Fmaxサマリーに「保留チェックによる制限」が示される場合があります。通常、ホールドチェックは最大周波数(f MAX)を制限しません。これは、これらのチェックが同じエッジの関係に関するものであるため、クロック周波数に依存しないためです。この例は、起動がゼロに等しく、ラッチがゼロに等しいときに発生します。
ただし、反転クロック転送またはマルチサイクル転送(setup = 2、hold = 0など)を使用している場合、ホールド関係はもはや同じエッジ転送ではなく、クロック周波数の変化に応じて変化します。
Restricted Fmaxカラムの値には、ホールド時間チェック、および最小期間とパルス幅チェックによる制限が組み込まれています。ホールドチェックがセットアップチェックよりもfMAXを制限する場合、それは「ホールドチェックによる制限」としてNoteカラムに示されます。