インテルのみ表示可能 — GUID: mwh1412358083948
Ixiasoft
2.2.8.5.1. デフォルトのマルチサイクル分析
2.2.8.5.2. End Multicycle Setup = 2およびEnd Multicycle Hold = 0
2.2.8.5.3. End Multicycle Setup = 2およびEnd Multicycle Hold = 1
2.2.8.5.4. デスティネーション・クロックオフセット付きの同じ周波数クロック
2.2.8.5.5. デスティネーション・クロックの周波数がソースクロック周波数の倍数である場合
2.2.8.5.6. デスティネーション・クロックの周波数がオフセットを持つソースクロック周波数の倍数である場合
2.2.8.5.7. ソースクロックの周波数がデスティネーション・クロックの周波数の倍数である場合
2.2.8.5.8. ソースクロックの周波数がオフセットを持つデスティネーション・クロックの周波数の倍数である場合
インテルのみ表示可能 — GUID: mwh1412358083948
Ixiasoft
2.2.1. 推奨される初期SDC制約
次の基本的なSDC制約を初期の.sdcファイルに含めます。
シンプル・デュアル・クロック・デザインのための推奨される初期SDC制約の次の例が示すアプリケーションは:
create_clock -period 20.00 -name adc_clk [get_ports adc_clk]
create_clock -period 8.00 -name sys_clk [get_ports sys_clk]
derive_pll_clocks
derive_clock_uncertainty
注: インテル® Arria® 10および インテル® Cyclone® 10 GXデバイスのみがDerive PLL Clocks(derive_pll_clocks)制約をサポートします。 サポートされている他のすべてのデバイスの場合、Timing Analyzerは関連するIPにバインドされた制約からPLLクロックを自動的に導出します。