インテルのみ表示可能 — GUID: mwh1410383808814
Ixiasoft
2.2.8.5.1. デフォルトのマルチサイクル分析
2.2.8.5.2. End Multicycle Setup = 2およびEnd Multicycle Hold = 0
2.2.8.5.3. End Multicycle Setup = 2およびEnd Multicycle Hold = 1
2.2.8.5.4. デスティネーション・クロックオフセット付きの同じ周波数クロック
2.2.8.5.5. デスティネーション・クロックの周波数がソースクロック周波数の倍数である場合
2.2.8.5.6. デスティネーション・クロックの周波数がオフセットを持つソースクロック周波数の倍数である場合
2.2.8.5.7. ソースクロックの周波数がデスティネーション・クロックの周波数の倍数である場合
2.2.8.5.8. ソースクロックの周波数がオフセットを持つデスティネーション・クロックの周波数の倍数である場合
インテルのみ表示可能 — GUID: mwh1410383808814
Ixiasoft
2.2.8.5. マルチサイクル例外の例
このセクションの例は、マルチサイクル例外がTiming Analyzerのデフォルトのセットアップおよびホールド解析にどのように影響するかを示しています。マルチサイクル例外は、単純なレジスター間回路に適用されます。ソースクロックとデスティネーション・クロックの両方が10 nsに設定されています。
- デフォルトのマルチサイクル分析
- End Multicycle Setup = 2およびEnd Multicycle Hold = 0
- End Multicycle Setup = 2およびEnd Multicycle Hold = 1
- デスティネーション・クロックオフセット付きの同じ周波数クロック
- デスティネーション・クロックの周波数がソースクロック周波数の倍数である場合
- デスティネーション・クロックの周波数がオフセットを持つソースクロック周波数の倍数である場合
- ソースクロックの周波数がデスティネーション・クロックの周波数の倍数である場合
- ソースクロックの周波数がオフセットを持つデスティネーション・クロックの周波数の倍数である場合