インテルのみ表示可能 — GUID: hgk1551461482264
Ixiasoft
2.2.8.5.1. デフォルトのマルチサイクル分析
2.2.8.5.2. End Multicycle Setup = 2およびEnd Multicycle Hold = 0
2.2.8.5.3. End Multicycle Setup = 2およびEnd Multicycle Hold = 1
2.2.8.5.4. デスティネーション・クロックオフセット付きの同じ周波数クロック
2.2.8.5.5. デスティネーション・クロックの周波数がソースクロック周波数の倍数である場合
2.2.8.5.6. デスティネーション・クロックの周波数がオフセットを持つソースクロック周波数の倍数である場合
2.2.8.5.7. ソースクロックの周波数がデスティネーション・クロックの周波数の倍数である場合
2.2.8.5.8. ソースクロックの周波数がオフセットを持つデスティネーション・クロックの周波数の倍数である場合
インテルのみ表示可能 — GUID: hgk1551461482264
Ixiasoft
2.1.5.7. Timing AnalyzerからDesign Assistantを実行
次の手順に従ってTiming Analyzer分析モードでDesign Assistantを実行します。
注: タイミング解析を実行する前に、Compilerのプランステージを実行する必要があります。
- CompilerのPlanステージを実行するには、Compilation DashboardのPlan をクリックします。
- Compilation DashboardのPlanステージの横にあるTiming Analyzerアイコンをクリックします。
- Timing AnalyzerのTasksペインで、Update Timing Netlistをクリックします。
- TasksウィンドウのDesign Assistantフォルダーの下にあるReport DRCをダブルクリックします。Report DRC (デザイン・ルール・チェック)ダイアログボックスが表示されます。
- Rulesの下で、チェックマークを削除して、分析にとって重要ではないルールをディセーブルします。Select all Rulesアイコンをクリックしてすべてのルールををイネーブルするか、Deselect all Rulesをクリックしてすべてのルールをディセーブルすることができます。
- 構成可能なパラメーターを含むルールをイネーブルする場合、Parametesフィールドでパラメーター値を調整します。
- Outputの下で、Report panel nameを確認し、オプションで出力File nameを指定します。
図 50. レポートDRC(デザイン・ルール・チェック)ダイアログボックス
- Runをクリックします 。結果レポートが生成され、メインのCompilation Reportと同様にReportペインに表示されます。
図 51. Timing AnalyzerレポートペインのDesign Assistantレポート
- ReportペインのDesign Assistant (Planned)フォルダーで、結果 ]レポートをクリックして、そのステージのデザイン・ルール・チェックに対する結果の概要を表示します。
- 結果レポートで、詳細を確認するには、違反の上にマウスを置きます。