インテルのみ表示可能 — GUID: mwh1410383828780
Ixiasoft
2.2.8.5.1. デフォルトのマルチサイクル分析
2.2.8.5.2. End Multicycle Setup = 2およびEnd Multicycle Hold = 0
2.2.8.5.3. End Multicycle Setup = 2およびEnd Multicycle Hold = 1
2.2.8.5.4. デスティネーション・クロックオフセット付きの同じ周波数クロック
2.2.8.5.5. デスティネーション・クロックの周波数がソースクロック周波数の倍数である場合
2.2.8.5.6. デスティネーション・クロックの周波数がオフセットを持つソースクロック周波数の倍数である場合
2.2.8.5.7. ソースクロックの周波数がデスティネーション・クロックの周波数の倍数である場合
2.2.8.5.8. ソースクロックの周波数がオフセットを持つデスティネーション・クロックの周波数の倍数である場合
インテルのみ表示可能 — GUID: mwh1410383828780
Ixiasoft
2.2.8.5.1. デフォルトのマルチサイクル分析
デフォルトでは、Timing Analyzerはシングルサイクル分析を実行して、セットアップおよびホールドチェックを決定します。また、デフォルトでは、Timing Analyzerは終了マルチサイクル・セットアップ割り当て値を1に設定し、終了マルチサイクル・ホールド割り当て値をゼロに設定します。
ソースレジスターおよびデスティネーション・レジスターのソースおよびデスティネーション・タイミング波形。それぞれHC1およびHC2はホールドチェック1および2で、SCはセットアップチェックです。
図 73. デフォルトのタイミング図
図 74. セットアップ・チェックの計算
デフォルトのシングルサイクル分析との最も制限的なセットアップ関係、つまり、1つのマルチサイクル・セットアップの最終割り当てとのセットアップ関係は10 nsです。
起動エッジとラッチエッジが強調表示されたTiming Analyzerのデフォルト・セットアップのセットアップレポート。
図 75. セットアップレポート
図 76. ホールドチェック計算
デフォルトのシングルサイクル解析との最も制限的なホールド関係、つまりゼロのマルチサイクル終了ホールド割り当てとのホールド関係は0 nsです。
起動エッジとラッチエッジが強調表示されたTiming Analyzerのデフォルト・セットアップのホールドレポート。
図 77. ホールドレポート