インテルのみ表示可能 — GUID: mwh1410383735356
Ixiasoft
2.2.8.5.1. デフォルトのマルチサイクル分析
2.2.8.5.2. End Multicycle Setup = 2およびEnd Multicycle Hold = 0
2.2.8.5.3. End Multicycle Setup = 2およびEnd Multicycle Hold = 1
2.2.8.5.4. デスティネーション・クロックオフセット付きの同じ周波数クロック
2.2.8.5.5. デスティネーション・クロックの周波数がソースクロック周波数の倍数である場合
2.2.8.5.6. デスティネーション・クロックの周波数がオフセットを持つソースクロック周波数の倍数である場合
2.2.8.5.7. ソースクロックの周波数がデスティネーション・クロックの周波数の倍数である場合
2.2.8.5.8. ソースクロックの周波数がオフセットを持つデスティネーション・クロックの周波数の倍数である場合
インテルのみ表示可能 — GUID: mwh1410383735356
Ixiasoft
2.2.6. I/O制約の作成
Timing Analyzerは、外部ソースがデザイン内部のレジスターと対話するデザインのセットアップとホールドの関係を確認します。 Timing Analyzerは、set_input_delayおよびset_output_delayコマンドを使用して、入力および出力の外部遅延モデリングをサポートしています。クロックと、クロックを基準とした最小および最大到着時間を指定できます。
デザインを完全に分析する前に、内部および外部のタイミング要件を指定します。外部タイミング要件が指定されている場合、Timing AnalyzerはI/Oインターフェイス、またはデバイスの周辺機器をシステム仕様に対して検証します。