インテルのみ表示可能 — GUID: mwh1410383674324
Ixiasoft
2.2.8.5.1. デフォルトのマルチサイクル分析
2.2.8.5.2. End Multicycle Setup = 2およびEnd Multicycle Hold = 0
2.2.8.5.3. End Multicycle Setup = 2およびEnd Multicycle Hold = 1
2.2.8.5.4. デスティネーション・クロックオフセット付きの同じ周波数クロック
2.2.8.5.5. デスティネーション・クロックの周波数がソースクロック周波数の倍数である場合
2.2.8.5.6. デスティネーション・クロックの周波数がオフセットを持つソースクロック周波数の倍数である場合
2.2.8.5.7. ソースクロックの周波数がデスティネーション・クロックの周波数の倍数である場合
2.2.8.5.8. ソースクロックの周波数がオフセットを持つデスティネーション・クロックの周波数の倍数である場合
インテルのみ表示可能 — GUID: mwh1410383674324
Ixiasoft
2.3.2. コレクション・コマンド
Timing Analyzerは、デザインのポート、ピン、セル、またはノードに簡単にアクセスできるコレクション・コマンドをサポートしています。 Timing Analyzerで指定された制約またはTclコマンドでコレクション・コマンドを使用します。
コマンド | 返品されたコレクション |
---|---|
all_clocks | デザイン内のすべてのクロック |
all_inputs | デザイン内のすべての入力ポー ト。 |
all_outputs | デザイン内のすべての出力ポート。 |
all_registers | デザイン内のすべてのレジスター。 |
get_cells | デザイン内のセル。コレクション内のすべてのセル名は、指定されたパターンと一致します。ワイルドカードを使用して、複数のセルを同時に選択できます。 |
get_clocks | デザイン内のクロックをリストします。 set_multicycle_pathの -fromまたは-toなど、別のコマンドの引数として使用される場合、クロック内の各ノードは、コレクション内のクロックによってクロックされるすべてのノードを表します。デフォルトでは、コマンドのターゲットとして特定のノードが使用されます(ノードがクロックであっても)。 |
get_nets | デザインのネット。コレクション内のすべてのネット名は、指定されたパターンと一致します。ワイルドカードを使用して、複数のネットを同時に選択できます。 |
get_pins | デザイン内のピン。コレクション内のすべてのピン名は、指定されたパターンと一致します。ワイルドカードを使用して、複数のピンを同時に選択できます。 |
get_ports | デザイン内のすべてのポート(デザイン入力および出力)。 |
ViewメニューのName Finderをクリックして、Timing Analyzerでワイルドカードを使用してコレクションを調べ、コレクションを試すこともできます。