インテルのみ表示可能 — GUID: mwh1416951964055
Ixiasoft
2.2.8.5.1. デフォルトのマルチサイクル分析
2.2.8.5.2. End Multicycle Setup = 2およびEnd Multicycle Hold = 0
2.2.8.5.3. End Multicycle Setup = 2およびEnd Multicycle Hold = 1
2.2.8.5.4. デスティネーション・クロックオフセット付きの同じ周波数クロック
2.2.8.5.5. デスティネーション・クロックの周波数がソースクロック周波数の倍数である場合
2.2.8.5.6. デスティネーション・クロックの周波数がオフセットを持つソースクロック周波数の倍数である場合
2.2.8.5.7. ソースクロックの周波数がデスティネーション・クロックの周波数の倍数である場合
2.2.8.5.8. ソースクロックの周波数がオフセットを持つデスティネーション・クロックの周波数の倍数である場合
インテルのみ表示可能 — GUID: mwh1416951964055
Ixiasoft
2.2. タイミングの制約の使用
次のセクションでは、Fitterの配置をガイドし、正確なタイミング解析を可能にするSDCタイミング制約の正しい適用について説明します。最初の推奨される制約のセットで.sdcファイルを作成し、デザインの進行に合わせてこれらの制約を繰り返し変更できます。