このドキュメントの新しいバージョンが利用できます。お客様は次のことを行ってください。 こちらをクリック 最新バージョンに移行する。
インテルのみ表示可能 — GUID: mwh1410383752323
Ixiasoft
2.2.8.5.1. デフォルトのマルチサイクル分析
2.2.8.5.2. End Multicycle Setup = 2およびEnd Multicycle Hold = 0
2.2.8.5.3. End Multicycle Setup = 2およびEnd Multicycle Hold = 1
2.2.8.5.4. デスティネーション・クロックオフセット付きの同じ周波数クロック
2.2.8.5.5. デスティネーション・クロックの周波数がソースクロック周波数の倍数である場合
2.2.8.5.6. デスティネーション・クロックの周波数がオフセットを持つソースクロック周波数の倍数である場合
2.2.8.5.7. ソースクロックの周波数がデスティネーション・クロックの周波数の倍数である場合
2.2.8.5.8. ソースクロックの周波数がオフセットを持つデスティネーション・クロックの周波数の倍数である場合
インテルのみ表示可能 — GUID: mwh1410383752323
Ixiasoft
2.2.7.1. 高度なI/Oタイミングとボード・トレース・モデルの遅延
Timing Analyzerは、高度なI/Oタイミングとボード・トレース・モデルの制約を使用して、デザインのI/Oバッファー遅延をモデル化できます。
I/Oの高度なタイミング設定またはボード・トレース・モデルの割り当てを変更する場合、タイミングを分析する前にデザインを再コンパイルするか、タイミング・ネットリストを作成するときに-force_datオプションを使用して遅延注釈を強制します。
遅延注釈の強制
create_timing_netlist -force_dat