このドキュメントの新しいバージョンが利用できます。お客様は次のことを行ってください。 こちらをクリック 最新バージョンに移行する。
2.1. Intel Agilex® 7 M シリーズ M20K ブロックのファブリック・ネットワークオンチップ (NoC)
2.2. Intel Agilex® 7エンベデッド・メモリー・ブロックにおけるバイト・イネーブル
2.3. アドレス・クロック・イネーブルのサポート
2.4. 非同期クリアと同期クリア
2.5. メモリーブロックの誤り訂正コード (ECC) のサポート
2.6. Intel Agilex® 7エンベデッド・メモリーのクロックモード
2.7. Intel Agilex® 7 エンベデッド・メモリーのコンフィグレーション
2.8. Force-to-Zero
2.9. コヒーレント読み出しメモリー
2.10. フリーズロジック
2.11. トゥルー・デュアルポートのデュアルクロック・エミュレーター
2.12. 読み出しアドレスレジスターと書き込みアドレスレジスターの初期値
2.13. M20K ブロックのタイミングまたは消費電力の最適化機能
2.14. Intel Agilex® 7 でサポートされるエンベデッド・メモリー IP
4.3.1. FIFO Intel® FPGA IP のリリース情報
4.3.2. コンフィグレーション方法
4.3.3. 仕様
4.3.4. FIFO の機能におけるタイミング要件
4.3.5. SCFIFO の ALMOST_EMPTY 機能のタイミング
4.3.6. FIFO の出力ステータスフラグとレイテンシー
4.3.7. FIFO の準安定状態の保護および関連オプション
4.3.8. FIFO の同期クリアと非同期クリアの影響
4.3.9. SCFIFO および DCFIFO の Show-ahead モード
4.3.10. 異なる入力幅と出力幅
4.3.11. DCFIFO のタイミング制約の設定
4.3.12. 手動インスタンス化のコーディング例
4.3.13. デザイン例
4.3.14. クロック・ドメイン・クロッシングでのグレイコード・カウンター転送
4.3.15. エンベデッド・メモリーの ECC 機能に関するガイドライン
4.3.16. FIFO Intel® FPGA IP のパラメーター
4.3.17. リセットスキーム
4.3.5. SCFIFO の ALMOST_EMPTY 機能のタイミング
SCFIFO では、設定している almost_empty_value よりも usedw が低い場合に、almost_empty がアサートされます。almost_empty 信号は、出力でのデータの準備状況を考慮しません。almost_empty_value の設定が低すぎる場合は、SCFIFO で almost_emtpy 信号がアサートされずに empty 信号がアサートされることがあります。
図 36. almost_empty 信号をアサートせずに empty 信号がアサートされる場合の例
この例では、almost_empty_value は 1 です。これは、usedw が 0 になると almost_empty がアサートされることを意味します。読み出し要求を受信する前に、FIFO には 3 つのワードがあります。最初の読み出し後に、wrreq がアサートされ、rdreq 信号は High で保持されています。usedw は 2 で維持されます。次のサイクルで、wrreq がデアサートされていますが、別の rdreq が進行しています。usedw は 1 に減少し、almost_emtpy 信号は Low で保持されます。ただし、書き込みレイテンシーのため、書き込みデータは FIFO に書き込まれていません。empty 信号がアサートされ、FIFO が空であることを示します。