インテルのみ表示可能 — GUID: vgo1439865066150
Ixiasoft
2.1. Intel Agilex® 7 M シリーズ M20K ブロックのファブリック・ネットワークオンチップ (NoC)
2.2. Intel Agilex® 7エンベデッド・メモリー・ブロックにおけるバイト・イネーブル
2.3. アドレス・クロック・イネーブルのサポート
2.4. 非同期クリアと同期クリア
2.5. メモリーブロックの誤り訂正コード (ECC) のサポート
2.6. Intel Agilex® 7エンベデッド・メモリーのクロックモード
2.7. Intel Agilex® 7 エンベデッド・メモリーのコンフィグレーション
2.8. Force-to-Zero
2.9. コヒーレント読み出しメモリー
2.10. フリーズロジック
2.11. トゥルー・デュアルポートのデュアルクロック・エミュレーター
2.12. 読み出しアドレスレジスターと書き込みアドレスレジスターの初期値
2.13. M20K ブロックのタイミングまたは消費電力の最適化機能
2.14. Intel Agilex® 7 でサポートされるエンベデッド・メモリー IP
4.3.1. FIFO Intel® FPGA IP のリリース情報
4.3.2. コンフィグレーション方法
4.3.3. 仕様
4.3.4. FIFO の機能におけるタイミング要件
4.3.5. SCFIFO の ALMOST_EMPTY 機能のタイミング
4.3.6. FIFO の出力ステータスフラグとレイテンシー
4.3.7. FIFO の準安定状態の保護および関連オプション
4.3.8. FIFO の同期クリアと非同期クリアの影響
4.3.9. SCFIFO および DCFIFO の Show-ahead モード
4.3.10. 異なる入力幅と出力幅
4.3.11. DCFIFO のタイミング制約の設定
4.3.12. 手動インスタンス化のコーディング例
4.3.13. デザイン例
4.3.14. クロック・ドメイン・クロッシングでのグレイコード・カウンター転送
4.3.15. エンベデッド・メモリーの ECC 機能に関するガイドライン
4.3.16. FIFO Intel® FPGA IP のパラメーター
4.3.17. リセットスキーム
インテルのみ表示可能 — GUID: vgo1439865066150
Ixiasoft
2.8. Force-to-Zero
Force-to-Zero の機能は、選択した RAM メモリーブロックが単一のメモリーブロックよりも大きい場合のタイミング改善に役立ちます。この機能は M20K ブロックにのみ適用されます。
例えば、選択している RAM のメモリーブロックに 4096 ビットのメモリー深度がある場合、サポートする最大メモリー深度が 2048 ビットのみの M20K ブロックでは、2 つの RAM を多重化する必要があります。この機能を使用すると、アドレス幅のステッチングを行う際に、M20K ブロックの出力で OR ゲートを多重化回路に置き換えることができます。アドレスの MSB が Force-to-Zero モードの読み出しイネーブル信号を制御するため、読み出しイネーブル信号がデアサートされると、他のメモリーブロックの出力は 0 に強制されます。これにより、データの出力は、選択されているメモリーブロックの出力からのみ読み出されます。
Enable Force-to-Zero feature をオンにするオプションは、RAM/ROM IPのパラメーター・エディターにあります。
注: Enable Force-to-Zero feature をオンにすると、読み出しイネーブル信号は、信号をデアサートした際に以前の値を維持しなくなります。