インテルのみ表示可能 — GUID: vgo1440400733939
Ixiasoft
2.1. インテル® Agilex™ エンベデッド・メモリー・ブロックにおけるバイト・イネーブル
2.2. アドレス・クロック・イネーブルのサポート
2.3. 非同期クリアと同期クリア
2.4. メモリーブロックの誤り訂正コード (ECC) のサポート
2.5. インテル® Agilex™ エンベデッド・メモリーのクロックモード
2.6. インテル® Agilex™ エンベデッド・メモリーのコンフィグレーション
2.7. Force-to-Zero
2.8. コヒーレント読み出しメモリー
2.9. フリーズロジック
2.10. トゥルー・デュアルポートのデュアルクロック・エミュレーター
2.11. 読み出しアドレスレジスターと書き込みアドレスレジスターの初期値
2.12. M20Kブロックのタイミングまたは消費電力最適化の機能
2.13. インテル® Agilex™ でサポートされるエンベデッド・メモリーIP
4.3.1. FIFO Intel® FPGA IPのリリース情報
4.3.2. コンフィグレーション方法
4.3.3. 仕様
4.3.4. FIFOの機能におけるタイミング要件
4.3.5. SCFIFOのALMOST_EMPTY機能のタイミング
4.3.6. FIFOの出力ステータスフラグとレイテンシー
4.3.7. FIFOの準安定状態の保護および関連オプション
4.3.8. FIFOの同期クリアと非同期クリアの影響
4.3.9. SCFIFOおよびDCFIFOのShow-aheadモード
4.3.10. 異なる入力幅と出力幅
4.3.11. DCFIFOのタイミング制約の設定
4.3.12. 手動インスタンス化のコーディング例
4.3.13. デザイン例
4.3.14. クロック・ドメイン・クロッシングでのグレイコード・カウンター転送
4.3.15. エンベデッド・メモリーのECC機能に関するガイドライン
4.3.16. FIFO Intel® FPGA IPのパラメーター
4.3.17. リセットスキーム
インテルのみ表示可能 — GUID: vgo1440400733939
Ixiasoft
3.3.2. 混合ポートのRead-During-Writeモード
混合ポートのRead-During-Writeモードは、シンプル・デュアルポートRAMモードに適用されます。 2つのポートにおいて、読み出しおよび書き込み動作が同じクロックを使用して同じメモリーアドレスで行われます。一方のポートでアドレスから読み出し、他方のポートで書き込みを行います。
出力モード | メモリータイプ | 説明 |
---|---|---|
New Data | MLAB | 異なるポートへのRead-During-Write動作により、データがMLABメモリーに書き込まれると、次の立ち上がりエッジで、MLABのレジスターされる出力にNew Dataが反映されます。 このモードは、出力がレジスターされる場合にのみ利用可能です。 |
Old Data | M20K、MLAB | 異なるポートへのRead-During-Write動作により、RAMの出力には、特定のアドレスのOld Dataの値が反映されます。 MLABでは、このモードは出力がレジスターされる場合にのみ利用可能です。 |
Don't Care | M20K、MLAB | RAMは、Don't Care値またはUnknown値を生成します。
|
New_a_old_b | M20K | このモードは、M20Kのシンプル・クアッドポートにのみ適用されます。この場合、異なるポートへのRead-During-Write動作により、RAMの出力は、ポートAでは新しいデータを反映し、ポートBでは古いデータを反映します。 |
RAM: 2-PORT Intel® FPGA IPの設定 | 出力動作 | |||
---|---|---|---|---|
パラメーター | 有効になっているパラメーターのオプション | altera_syncramパラメーター (read_during_write_mode_mixed_ ports) |
Read-During-Write時の出力データ | MLABアトム (Chip Plannerに表示される) |
Mixed Port Read-During-Write for Single Input Clock RAM How should the q_a and q_b outputs behave when reading a memory location that is being written from the other ports? |
Old Data | old_data | 古いデータ4 | 新しいデータ |
New Data | new_data | 新しいデータ | 新しいデータ | |
Don't Care | dont_care | Don't care 5 | Don't Care |
図 24. 混合ポートRead-During-Write: New Dataモード次の図は、New Dataモードでの混合ポートRead-During-Write動作における機能の波形サンプルを表しています。
図 25. 混合ポートRead-During-Write: Old Dataモード次の図は、Old Dataモードでの混合ポートRead-During-Write動作における機能の波形サンプルを表しています。
図 26. 混合ポートRead-During-Write: Don't Careモード次の図は、Don't Careモードでの混合ポートRead-During-Write動作における機能の波形サンプルを表しています。この動作は、M20Kブロックにのみ適用されます。
図 27. 混合ポートRead-During-Write: New_a_old_bモード次の図は、New_a_old_bモードでの混合ポートRead-During-Write動作における機能の波形サンプルを表しています。
4 古いデータは外部ソフトロジックを介して実現します。MLABブロックは、新しいデータのみをネイティブにサポートします。
5 出力データはDon't careになります。IPは、Read-During-Write時に出力データの準安定状態を保証しません。