インテルのみ表示可能 — GUID: sss1438765036931
Ixiasoft
2.1. インテルAgilexエンベデッド・メモリー・ブロックにおけるバイト・イネーブル
2.2. アドレス・クロック・イネーブルのサポート
2.3. 非同期クリアと同期クリア
2.4. メモリーブロックの誤り訂正コード (ECC) のサポート
2.5. インテルAgilexエンベデッド・メモリーのクロックモード
2.6. インテルAgilexエンベデッド・メモリーのコンフィグレーション
2.7. Force-to-Zero
2.8. コヒーレント読み出しメモリー
2.9. フリーズロジック
2.10. 真のデュアルポートのデュアルクロック・エミュレーター
2.11. 読み出しアドレスレジスターと書き込みアドレスレジスターの初期値
2.12. M20Kブロックのタイミングまたは消費電力最適化の機能
2.13. インテルAgilexでサポートされるエンベデッド・メモリーIP
4.3.1. FIFO Intel FPGA IPのリリース情報
4.3.2. コンフィグレーション方法
4.3.3. 仕様
4.3.4. FIFOの機能におけるタイミング要件
4.3.5. SCFIFOのALMOST_EMPTY機能のタイミング
4.3.6. FIFOの出力ステータスフラグとレイテンシー
4.3.7. FIFOの準安定状態の保護および関連オプション
4.3.8. FIFOの同期クリアと非同期クリアの影響
4.3.9. SCFIFOおよびDCFIFOの先行表示モード
4.3.10. 異なる入力幅と出力幅
4.3.11. DCFIFOのタイミング制約の設定
4.3.12. 手動インスタンス化のコーディング例
4.3.13. デザイン例
4.3.14. クロック・ドメイン・クロッシングでのグレイコード・カウンター転送
4.3.15. エンベデッド・メモリーECC機能向けガイドライン
4.3.16. FIFO Intel FPGA IPのパラメーター
4.3.17. リセットスキーム
インテルのみ表示可能 — GUID: sss1438765036931
Ixiasoft
4.3.9. SCFIFOおよびDCFIFOの先行表示モード
読み出し要求 (rdreq) 信号の読み出しアクセス動作は、通常モードもしくは先行表示モードを選択することにより設定することができます。
通常モードの場合、FIFO Intel FPGA IPコアは、rdreqポートを通常の読み出し要求として処理し、ポートがアサートされた際にのみ読み出し動作を実行します。
先行表示モードの場合、FIFO Intel FPGA IPコアは、rdreqポートを読み出し肯定応答として処理し、emptyがLowの際に、rdreq信号をアサートすることなくFIFO Intel FPGA IPコア内の有効なデータの最初のワードを自動的に出力します。rdreq信号をアサートすることにより、FIFO Intel FPGA IPコアは次のデータを出力します (利用可能な場合)。
図 37. 通常モードの波形
データは、rdreqのアサート後に表示されます。

図 38. 先行表示モードの波形
データは、rdreqがアサートされる前に表示されます。
