インテル® Agilex™ エンベデッド・メモリー・ユーザーガイド

ID 683241
日付 1/08/2021
Public

このドキュメントの新しいバージョンが利用できます。お客様は次のことを行ってください。 こちらをクリック 最新バージョンに移行する。

ドキュメント目次

4.1. RAMおよびROMのオンチップ・メモリー・インテルFPGA IPコア

表 17.  RAMおよびROMオンチップ・メモリー・インテルFPGA IPコアに関する説明
オンチップ・メモリー・インテルFPGA IPコア 機能
RAM: 1-PORT Intel FPGA IP
  • 単一のアドレスからの読み出しおよび書き込み動作
  • 読み出しイネーブルポートです。書き込み動作時のRAMの出力ポートの動作を指定し、既存の値を上書きまたは維持します。
  • ブロックRAMのDUAL_PORTコンフィグレーションを使用し、シングルポートRAMをエミュレーションします。
RAM: 2-PORT Intel FPGA IP

シンプル・デュアル・ポートRAM

  • 異なる位置への1つの読み出し動作と1つの書き込み動作
  • 誤り訂正コード (ECC) をサポート

トゥルー・デュアル・ポートRAM

  • 2つの読み出し
  • 2つの書き込み
  • 2つの異なるクロック周波数での1つの読み出しと1つの書き込み
RAM: 4-PORT Intel FPGA IP
  • 異なる位置への2つの読み出しと2つの書き込み
ROM: 1-PORT Intel FPGA IP
  • 読み出し動作専用の1つのポート
  • ブロックRAMのDUAL_PORTコンフィグレーションを使用し、シングルポートROMをエミュレーションします。
ROM: 2-PORT Intel FPGA IP
  • 読み出し動作専用の2つのポート
  • ブロックRAMのBIDIR_DUAL_PORTコンフィグレーションを使用し、デュアルポートROMをエミュレーションします。