インテルのみ表示可能 — GUID: sss1442214554040
Ixiasoft
2.1. インテルAgilexエンベデッド・メモリー・ブロックにおけるバイト・イネーブル
2.2. アドレス・クロック・イネーブルのサポート
2.3. 非同期クリアと同期クリア
2.4. メモリーブロックの誤り訂正コード (ECC) のサポート
2.5. インテルAgilexエンベデッド・メモリーのクロックモード
2.6. インテルAgilexエンベデッド・メモリーのコンフィグレーション
2.7. Force-to-Zero
2.8. コヒーレント読み出しメモリー
2.9. フリーズロジック
2.10. 真のデュアルポートのデュアルクロック・エミュレーター
2.11. 読み出しアドレスレジスターと書き込みアドレスレジスターの初期値
2.12. M20Kブロックのタイミングまたは消費電力最適化の機能
2.13. インテルAgilexでサポートされるエンベデッド・メモリーIP
4.3.1. FIFO Intel FPGA IPのリリース情報
4.3.2. コンフィグレーション方法
4.3.3. 仕様
4.3.4. FIFOの機能におけるタイミング要件
4.3.5. SCFIFOのALMOST_EMPTY機能のタイミング
4.3.6. FIFOの出力ステータスフラグとレイテンシー
4.3.7. FIFOの準安定状態の保護および関連オプション
4.3.8. FIFOの同期クリアと非同期クリアの影響
4.3.9. SCFIFOおよびDCFIFOの先行表示モード
4.3.10. 異なる入力幅と出力幅
4.3.11. DCFIFOのタイミング制約の設定
4.3.12. 手動インスタンス化のコーディング例
4.3.13. デザイン例
4.3.14. クロック・ドメイン・クロッシングでのグレイコード・カウンター転送
4.3.15. エンベデッド・メモリーECC機能向けガイドライン
4.3.16. FIFO Intel FPGA IPのパラメーター
4.3.17. リセットスキーム
インテルのみ表示可能 — GUID: sss1442214554040
Ixiasoft
4.3.11. DCFIFOのタイミング制約の設定
FIFOのパラメーター・エディターは、DCFIFO機能のタイミング制約の設定を提供します。
パラメーター | 説明 |
---|---|
Generate SDC File and disable embedded timing constraint33 | 同期レジスターでset_false_pathを使用している組み込みタイミング制約をバイパスすることができます。DCFIFOがIP Catalogからインスタンス化されると、ユーザーでコンフィグレーション可能なSDCファイルが自動的に生成されます。新しいタイミング制約は、set_net_delay、set_max_skew、set_min_delay、set_max_delayで構成され、デザインを適切に制約するために使用されます。
注: インテルでは、高周波数のDCFIFOデザインにこのオプションを選択し、タイミング・クロージャーを達成することを推奨しています。詳細は、ユーザーでコンフィグレーション可能なタイミング制約 を参照してください。
|