インテルのみ表示可能 — GUID: mwh1410471197522
Ixiasoft
2.4.2. 適切なコーディング・スタイルを使用した合成時間の短縮
HDLコーディング・スタイルもまた、合成時間に影響する可能性があります。例えば、コードからRAMブロックを推論する場合は、RAM推論のガイドラインに従ってください。RAMブロックが正しく推論されない場合、ソフトウェアでは、そのブロックをレジスターとして実装します。
大きなメモリーブロックを推論する場合、ソフトウェアではFPGA内のリソースをより多く消費します。これによって配線の輻輳が発生し、コンパイル時間が大幅に増加する可能性があります。特定のブロックでの配線使用率が高い場合は、そのブロックのコードを確認することをお勧めします。